[发明专利]一种静态存储型现场可编程逻辑门阵列的配置方法有效
| 申请号: | 201010157144.X | 申请日: | 2010-04-28 |
| 公开(公告)号: | CN101814316A | 公开(公告)日: | 2010-08-25 |
| 发明(设计)人: | 童亚钦;辛明瑞;曲志超;牟文秀 | 申请(专利权)人: | 中国航天科技集团公司第五研究院第五一三研究所 |
| 主分类号: | G11C11/413 | 分类号: | G11C11/413 |
| 代理公司: | 北京理工大学专利中心 11120 | 代理人: | 杨志兵;高燕燕 |
| 地址: | 264003 山*** | 国省代码: | 山东;37 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 静态 存储 现场 可编程 逻辑 门阵列 配置 方法 | ||
1.一种静态存储型现场可编程逻辑门阵列的配置方法,其特征在于,该方 法包括:
读取FPGA配置文件中的配置信息和FPGA屏蔽数据文件中的屏蔽信息; 屏蔽信息指示出禁止在FPGA嵌入逻辑工作状态下被重复写入的配置信息在配 置文件中的位置;
将读取的配置信息分解为多个数据帧,每个数据帧中包括一个FPGA配置 帧数据、对应的屏蔽信息和数据帧所含数据类型;所述屏蔽信息表示数据帧是 否允许在FPGA内部逻辑运行过程中被重复写入,数据帧所含数据类型包括指 令和数据两种;
将所有分解后的数据帧存放到一个新配置文件中,并写入存储介质;
在进行动态刷新操作时,逻辑控制电路从所述新配置文件中逐帧读入数 据帧,根据数据帧中的屏蔽信息过滤掉禁止重复写入的数据帧,仅将允许重 复写入的数据帧还原为原始的FPGA配置帧数据,并写入FPGA配置区;在 写入时,如果数据帧所含数据类型为指令,则直接写入,如果数据帧所含数 据类型为数据,则在写入数据后,进一步向FPGA填充冗余数据;
当全部新配置文件的数据帧全部被读入后,逻辑控制电路重复执行逐帧 读入、写入FPGA的操作。
2.如权利要求1所述的一种静态存储型现场可编程逻辑门阵列的配置方 法,其特征在于,该方法进一步包括:在进行全局配置时,逻辑控制电路从所 述新配置文件中逐帧读入数据帧,将所有读取的数据帧还原为原始的FPGA配 置帧数据,并写入FPGA配置区;在写入时,如果数据帧所含数据类型为指令, 则直接写入,如果数据帧所含数据类型为数据,则在写入数据后,进一步向 FPGA填充冗余数据。
3.如权利要求1或2所述一种静态存储型现场可编程逻辑门阵列的配 置方法,其特征在于,所述数据帧的帧格式包括:同步域、帧类型域、帧长 度域和数据域;
所述同步域,用于记载帧同步标记;
所述帧类型域,用于记载屏蔽信息和数据帧所含数据类型;所述帧类型 域包括4类数据类型;
第一类表示该数据帧所含内容为命令且不需要屏蔽;逻辑控制电路接收 到该类数据帧时,无论是对FPGA进行全局配置还是动态刷新,都将该数据 帧转换为原始的FPGA配置帧数据,写入FPGA配置区;
第二类表示该数据帧所含内容为命令且需要屏蔽;逻辑控制电路接收到 该类数据帧时,当正在进行全局配置时,则将该数据帧转换为原始的FPGA 配置帧数据,写入FPGA配置区;而当正在进行动态刷新时,则不将该数据 帧写入FPGA配置区;
第三类表示该数据帧所含内容为数据且不需要屏蔽;逻辑控制电路接收 到该类数据帧时,无论是正在对FPGA进行全局配置还是动态刷新,都将该 数据帧转换为原始的FPGA配置帧数据,写入FPGA配置区,且在写入完毕 后,继续向FPGA配置区填充与当前写入的配置帧长度相同的冗余数据;
第四类表示该数据帧所含内容为数据且需要屏蔽;逻辑控制电路接收到 该类数据帧时,当正在进行全局配置时,则将该数据帧转换为原始的FPGA 配置帧数据,写入FPGA配置区,且在写入完毕后,继续向FPGA配置区填 充与当前写入的配置帧长度相同的冗余数据;当正在进行动态刷新时,则不 将该数据帧写入FPGA配置区;
所述帧长度域,用于记载数据帧数据域所包含数据量的长度。
所述数据域,用于记载有效数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航天科技集团公司第五研究院第五一三研究所,未经中国航天科技集团公司第五研究院第五一三研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010157144.X/1.html,转载请声明来源钻瓜专利网。





