[发明专利]多通道模拟数字转换电路与其模拟数字转换方法无效
申请号: | 201010127196.2 | 申请日: | 2010-02-25 |
公开(公告)号: | CN102170291A | 公开(公告)日: | 2011-08-31 |
发明(设计)人: | 蔡俊安 | 申请(专利权)人: | 联咏科技股份有限公司 |
主分类号: | H03M1/12 | 分类号: | H03M1/12 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 任永武 |
地址: | 中国台湾新竹*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 通道 模拟 数字 转换 电路 与其 方法 | ||
技术领域
本发明是关于一种多通道模拟数字转换电路(Analog Digital ConversionCircuit)与其模拟数字转换方法,且特别是关于一种共享模拟数字转换核心(AnalogDigital Conversion Core)的多通道模拟数字转换电路与其模拟数字转换方法。
背景技术
模拟数字转换电路的应用广泛。模拟数字转换电路可应用于多通道/多重输入/多重输出的情况下。然而,以目前现有的模拟数字转换电路而言,如果有N个(N为正整数)通道的话,则需要N个模拟数字转换电路。如此,将导致电路面积增加,使得电路成本提高。
故而,需要一种新的模拟数字转换电路架构,即使应用于多通道/多重输入/多重输出的情况下,其电路面积仍不会大幅增加,电路成本亦不会大幅提高。
发明内容
本发明的的目的是提供一种模拟数字转换电路与其方法,当应用于多通道/多重输入/多重输出下,后端的模拟数字转换核心与输出电路可被多个前端的取样电路所共享,以减少电路面积与电路成本。
根据本发明一方面提出一种多通道模拟数字转换电路,包括:多个取样电路,取样并寄存多组模拟输入信号;单一输出电路,耦接至这些取样电路,由这些取样电路所共享;以及单一模拟数字转换核心,耦接至该输出电路,由这些取样电路所共享。
根据本发明另一方面提出一种一种多通道模拟数字转换电路,其特征在于,包括:多个取样电路,取样并寄存多组模拟输入信号;单一输出电路,耦接至这些取样电路,由这些取样电路所共享;以及单一模拟数字转换核心,耦接至该输出电路,由这些取样电路所共享;其中,这些取样电路依序将所取样的这些组模拟输入信号送至该输出电路,该输出电路将这些组模拟输入信号依序送至该模拟数字转换核心,该模拟数字转换核心依序将这些组模拟输入信号转换成多个数字输出信号。
根据本发明又一方面提出一种模拟数字转换方法,应用于一多通道模拟数字转换电路,该模拟数字转换方法包括:同时取样并寄存多组模拟输入信号;依序对所取样的这些组模拟输入信号进行模拟数字转换,以依序输出多个数字输出信号;避免影响尚未被转换的个别组模拟输入信号;以及使得一共同电压耦合至已被转换的个别组模拟输入信号。
本发明的有益技术效果是:本发明当应用于多通道时,由于后端的输出电路与模拟数字转换核心能被共享,因此其电路面积较小,使得电路成本节省,产品更具竞争力。而且,模拟数字转换电路可具有高分辨率,低边际效应。
附图说明
为让本发明的上述内容能更明显易懂,下文将结合附图对本发明的较佳实施例作详细说明,其中:
图1显示根据本发明第一实施例的模拟数字转换电路的架构图。
图2显示根据本发明第一实施例的模拟数字转换电路的操作波形图。
图3显示根据本发明第二实施例的模拟数字转换电路的架构图。
图4显示根据本发明第二实施例的模拟数字转换电路的操作波形图。
图5显示根据本发明第三实施例的模拟数字转换电路的架构图。
图6显示根据本发明第三实施例的模拟数字转换电路的操作波形图。
具体实施方式
于根据本发明实施例的模拟数字转换电路架构中,当应用于多通道/多重输入/多重输出下,后端的模拟数字转换核心与输出电路可被多个前端的取样电路所共享,以减少电路面积与电路成本。
下面将列举数个实施例,以说明应用于2个通道、3个通道及4个通道下的本发明数个实施例的模拟数字转换电路的架构与其操作原理。
第一实施例:2个通道
图1显示根据本发明第一实施例的模拟数字转换电路的架构图。图2显示根据本发明第一实施例的模拟数字转换电路的操作波形图。本发明第一实施例的模拟数字转换电路可应用于2个通道,亦即,本发明第一实施例的模拟数字转换电路可接收2组模拟输入信号,并将的转换成2组数字输出信号。在本说明书中,1个通道的意思是指,接收1组模拟输入信号,并将的转换成1个数字输出信号。
如图1所示,根据本发明第一实施例的模拟数字转换电路100包括:取样/保持电路110与模拟数字转换核心50。模拟数字转换核心50将模拟信号转换成数字信号。取样/保持电路110包括多个取样电路120A与120B、以及输出电路130。取样电路的个数基本上对应(相同)于通道个数。
取样电路120A包括:缓冲电路(BF)121A~121D、多个开关F1、多个开关F2、多个开关F3与多个电容C1。缓冲电路121A与121C分别缓冲模拟输入信号Vinp1与Vinn1。缓冲电路121B与121D皆缓冲共同电压Vcom。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联咏科技股份有限公司,未经联咏科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010127196.2/2.html,转载请声明来源钻瓜专利网。