[发明专利]实时水声通信中基于DDS的多普勒补偿装置有效

专利信息
申请号: 201010101289.8 申请日: 2010-01-27
公开(公告)号: CN101777939A 公开(公告)日: 2010-07-14
发明(设计)人: 乔钢;孙宗鑫;周峰;马雪飞;蒋超华;曹倩;唐伟杰 申请(专利权)人: 哈尔滨工程大学
主分类号: H04B7/01 分类号: H04B7/01;H04B13/02;H04L27/26
代理公司: 暂无信息 代理人: 暂无信息
地址: 150001黑龙江省哈尔滨市南岗区南通*** 国省代码: 黑龙江;23
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 实时 通信 基于 dds 多普勒 补偿 装置
【权利要求书】:

1.一种实时水声通信中基于DDS的多普勒补偿装置,其特征是其构成为: 通信处理板前端模数转换电路(4),通过一组数据总线以并行接口方式和现场 可编程逻辑器件FPGA(2)的通用I/O口相连;信号处理芯片DSP(1)为处 理内核芯片它通过片内外设EMIFA接口的数据总线和FPGA(2)相连,EMIFA 接口的片选、读写控制线、部分地址线都和FPGA(2)的通用I/O相连;含有 用于互连网络的通过DSP(1)的10/100Mb/s以太网控制外设实现的网络接口 电路(5〕;频率合成模块(3)通过DDS(20)的一组数据总线以及读写控制 线和FPGA(2)的通用I/O口相连;

所述信号处理芯片DSP(1)的外部包括调试接口JTAG〔9〕、通过DSP〔1〕 的数据总线连接的外部动态存储器SDRAM〔11〕、用于自引导启动的通过DSP 〔1〕的数据总线连接的外部只读存储器〔10〕、用于与网络传输模块接口的接 口程序(12);

通信处理板前端模数转换电路(4)由四路高精度、低噪声A/D(7)通过 并行数据线和四路锁存器(8)互联构成,根据FPGA(2)输出的每路采样时 钟信号,实现数据采集和锁存,共用一组数据总线和FPGA(2)的通用I/O口 相连,FPGA(2)通过内部控制逻辑分别读取每路的数据;

所述频率合成模块(3)通过DDS(20)的一组数据总线以及读写控制线 和FPGA(2)的通用I/O口相连是指:由高性能的DSP(1)处理器完成测频、 多普勒估计,DSP(1)通过EMIFA接口给出多普勒补偿频率控制字,写入DDS (20)内部寄存器,实现频率合成;

DDS(20)通过自身频率寄存器(14)和相位寄存器(13)改变寻址的步长来 改变输出信号的频率,由相位累加器(15)对相位增量进行累加,累加器的值 作为查找正弦查找表(16)的地址,DDS(20)内部的D/A数模转换器(17) 输出的阶梯形波形,经低通滤波器(18)成为质量符合需要的模拟波形,输出 的模拟频率信号通过波形整形电路(19),整形电路部分由数字比较器构成,将 正弦波转换成方波,最后将产生的时钟信号送回FPGA(2)进行分频,输出 A/D(7)所需的采样频率。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨工程大学,未经哈尔滨工程大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201010101289.8/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top