[发明专利]突发接收电路无效

专利信息
申请号: 201010003182.X 申请日: 2010-01-14
公开(公告)号: CN101783706A 公开(公告)日: 2010-07-21
发明(设计)人: 栖川淳;池田博树;柳生正义 申请(专利权)人: 株式会社日立制作所
主分类号: H04B10/14 分类号: H04B10/14;H04Q11/00;H04L12/00
代理公司: 北京银龙知识产权代理有限公司 11243 代理人: 许静
地址: 日本*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 突发 接收 电路
【说明书】:

技术领域

本发明涉及光接入系统的PON(Passive Optical Network:无源光纤网络),特别是涉及有效用于接收该PON的上行突发信号的电路的技术。

背景技术

【何谓PON】

已知作为光接入系统,在配置于站点一侧的OLT(Optical Line Terminal:光纤线路终端)和配置于用户一侧的ONU(Optical Network Unit:光纤网络装置)之间,通过光分路器等无源地进行光信号的合波分波的设备,以1对n(n为2以上的整数)连接的PON。图1表示PON的网络结构。

【突发信号】

通过光分路器,多路传送从多个ONU向OLT传输的上行光信号。此外,OLT和ONU之间的距离,即光纤长度不一定相等。因此,在OLT接收的光信号就成为强度大幅变化的突发信号。

【突发信号的结构】

图2表示OLT接收的突发信号。突发信号可以分为有信号区域和无信号区域,有信号区域又由LaserON区域、Syncpattern区域、BurstDelimiter区域、Data区域、BurstTerminator区域、LaserOFF区域构成(例如非专利文献1)。

【突发信号接收动作】

在OLT的接收机接收LaserON以及Syncpattern时,进行自动增益控制、自动阈值控制、时钟再生的动作。此外,通过BurstDelimiter的比特图形检测,检测数据的开始位置,通过BurstTerminator,检测数据的结束位置。

【波形失真的说明】

所谓OLT的接收机接收正确的图形,是从自动增益控制、自动阈值控制、时钟再生完成后开始,直到接收BurstTerminator之前的期间。除此之外的、直到无信号区域、LaserON区域、LaserOFF区域、Syncpattem区域的中途接收到的比特图形与在发送侧发送的比特图形不同,有可能成为不定图形。

因此,需要防止在接收到这些不定图形时,后级的逻辑电路进行误动作。特别是要防止在错误的位置检测BurstDelimiter。

【误动作防止的现有例子】

作为防止这些误动作的方法,例如已知有专利文献1或专利文献2所记述的方法。

在专利文献1中,在限幅放大器的后级设置门电路,在前置放大电路的峰值小于设定的值时判定为无信号区域,切断门电路的输出。在图4中表示了包含本方式的接收电路。在该方式中,在无信号期间不会向后级的逻辑电路输出不定的信号输出。因此,可以防止无信号期间的、后级的逻辑电路的误动作。

在专利文献2中,对专利文献1进行扩展,具备有信号判定电路和计时电路,在判定有信号后,在等待了屏蔽时间后,释放门电路的输出。在无信号区域以及具有占空比失真的区域切断输出,所以信号输出可以实现从前端开始失真少的输出。

【专利文献1】特开2001-352353号公报

【专利文献2】特开2006-254061号公报

【非专利文献1】IEEE802.3av

但是,在上述现有的方法中,CDR(时钟数据恢复)电路的动作开始,需要等待到失真变少。因此,无法使接收开始后直到比特同步的同步时间短于Treceiver+Tcdr。Treceiver是从自动增益控制或自动阈值控制开始后,直到结束的时间,Tcdr是从CDR电路的动作开始后,直到在正确的位置输出比特同步判定的时间。即使输入包含失真的信号,如果具有不进行误动作的CDR电路,则可以进一步缩短同步时间。

因此,希望即使在具有波形失真的区域中也能够进行动作,并且不会在错误的位置进行比特同步判定的CDR电路。

发明内容

本发明是鉴于这样的课题而提出的,其目的在于提供一种包含有即使输入包含失真的突发信号波形,也不会在错误的位置进行比特同步判定的CDR电路的突发接收电路。

根据本发明说明书的记载以及附图,本发明上述以及其他的目的和新的特征将定会变得更明了。

下面,简单地说明在本申请公开的发明中的,具有代表性的方式的概要。

即,具有代表性的方式的概要的特征为:在突发接收电路中,具有:CDR电路,其根据接收到的信号再生时钟和数据;比特同步判定电路,其判定CDR电路是否处于最佳的相位;波形失真判定电路,其根据接收到的信号判定是否存在波形失真;以及CDR输出有效判定电路,其判定CDR电路的输出有效还是无效,CDR输出有效判定电路,根据比特同步判定结果以及波形失真判定结果,进行CDR输出有效判定。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社日立制作所,未经株式会社日立制作所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201010003182.X/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top