[发明专利]振荡器电路及门控振荡器的校准方法有效
申请号: | 201010001116.9 | 申请日: | 2010-01-12 |
公开(公告)号: | CN101795125A | 公开(公告)日: | 2010-08-04 |
发明(设计)人: | 梁哲夫;胡思全;杜宇轩 | 申请(专利权)人: | 联发科技股份有限公司 |
主分类号: | H03K3/03 | 分类号: | H03K3/03;H03K3/01 |
代理公司: | 北京万慧达知识产权代理有限公司 11111 | 代理人: | 葛强;张一军 |
地址: | 中国台湾新竹科*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 振荡器 电路 门控 校准 方法 | ||
技术领域
本发明有关于校准技术,且特别有关于振荡器电路及门控振荡器的校准方 法。
背景技术
因为门控振荡器(gated oscillator)可对输入信号执行实时相位重对准 (instantaneous phase realignment),最近其需求有较大增长。门控振荡器的应用 包括突发模式时钟与数据恢复(Burst Mode Clock and Data Recovery,以下简称 为BMCDR)、低噪声时钟产生(low-noise clock generation)等。BMCDR电路 是从格式化数据突发中同步或恢复时间信息的电路或者电路元件,其中,格式 化数据应用或者输入至时钟与数据恢复(Clock and Data Recovery,CDR)电路。 然而,门控振荡器的一个不利点是:门控振荡器与输入信号之间的固有频率偏 移量(inherent frequency offset)导致误码率(Bit Error Rate,以下简称为BER) 恶化或不希望的边频(spur)。根据现有技术,可使用带复制门控振荡器的锁相 环(PhaseLocked Loop,PLL)以追踪片上(on-chip)进程、电压及温度(Process, Voltage and Temperature,PVT)的变化。然而,此方式需要额外的用于复制的电 路面积,且难免会发生门控振荡器与复制之间的失配(mismatch)。
根据现有技术的另一方法,包括本地参考频率以校准门控振荡器与输入信 号之间的频率偏移量。然而,本地参考时钟与输入数据率之间的失配依然存在, 这意味着需要高精度本地时钟源,而高精度本地时钟源会造成电路成本大幅增 加。因此,业界强烈需要有效的背景校准技术(background calibration technique)。
发明内容
有鉴于此,本发明特提供振荡器电路及门控振荡器的校准方法。
在本发明的一个实施方式中,提供一种振荡器电路,包括门控振荡器以及 校准电路。门控振荡器用于根据控制信号产生振荡器信号,其中门控振荡器还 接收门控信号以使振荡器信号的边沿与门控信号的边沿对准。校准电路耦接至 门控振荡器,用于接收第一时钟信号与第二时钟信号,根据第一时钟信号与第 二时钟信号检测门控振荡器的对准操作,并根据已检测的对准操作产生控制信 号。其中该第一时钟信号从该振荡器信号取得,该第二时钟信号是该第一时钟 信号的延迟形式。
在本发明的另一个实施方式中,提供一种振荡器电路,包括门控振荡器以 及校准电路。门控振荡器用于根据控制信号产生振荡器信号。校准电路,耦接 至门控振荡器,用于接收第一时钟信号与第二时钟信号,根据第一时钟信号与 第二时钟信号检测振荡器信号的频率或者周期的变化,并根据已检测的变化产 生控制信号,其中第一时钟信号从振荡器信号取得,且第二时钟信号是第一时 钟信号的延迟形式。
在本发明的又一个实施方式中,提供一种门控振荡器的校准方法,包括: 接收第一时钟信号与第二时钟信号,根据该第一时钟信号与该第二时钟信号检 测该门控振荡器的对准操作;以及根据已检测的对准操作产生控制信号以调整 门控振荡器。其中该第一时钟信号从该门控振荡器产生的振荡器信号取得,该 第二时钟信号是该第一时钟信号的延迟形式。
在本发明的又一个实施方式中,提供一种门控振荡器的校准方法,包括: 根据控制信号产生振荡器信号;接收第一时钟信号与第二时钟信号,并根据第 一时钟信号与第二时钟信号检测振荡器信号的频率或者周期的变化;以及根据 已检测的变化产生控制信号;其中第一时钟信号从振荡器信号取得,且第二时 钟信号是第一时钟信号的延迟形式。
在本发明的又一个实施方式中,提供一种振荡器电路,包括门控振荡器以 及校准电路。门控振荡器用于根据控制信号执行操作。校准电路,耦接至门控 振荡器,用于从门控振荡器接收第一时钟信号与第二时钟信号,并根据第一时 钟信号与第二时钟信号产生控制信号。其中该第一时钟信号从该门控振荡器产 生的振荡器信号取得,该第二时钟信号是该第一时钟信号的延迟形式。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010001116.9/2.html,转载请声明来源钻瓜专利网。
- 上一篇:路由器装置
- 下一篇:核心电源电压的供应方法、存储器阵列电路及集成电路