[发明专利]液晶显示器驱动电路的布局无效
| 申请号: | 200980123395.1 | 申请日: | 2009-05-22 |
| 公开(公告)号: | CN102067026A | 公开(公告)日: | 2011-05-18 |
| 发明(设计)人: | 赵贤镐;吴明雨;朴贞淑;罗俊皞;金大成;韩大根 | 申请(专利权)人: | 硅工厂股份有限公司 |
| 主分类号: | G02F1/1345 | 分类号: | G02F1/1345 |
| 代理公司: | 北京华夏博通专利事务所 11264 | 代理人: | 刘俊 |
| 地址: | 韩国*** | 国省代码: | 韩国;KR |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 液晶显示器 驱动 电路 布局 | ||
技术领域
本发明涉及一种液晶显示器驱动电路,尤其涉及液晶显示器驱动电路的布局,能够减少布局所占用的面积。
背景技术
图1为显示出传统6个信道液晶显示器驱动电路的方块图。
参考图1,该液晶显示器驱动电路100包括一锁存器区块110、一数模转换器(DAC)区块120、一缓冲器区块130和切换区块140。
锁存器区块110包括储存和输出对应于6个信道的数字数据的六个锁存器。
DAC区块120包括三个P型DAC(P DAC)和三个N型DAC(NDAC)。该三个P DAC使用正参考电压Vrefp产生对应于数字数据A、C和E的正模拟电压A’、C’和E’,该数字数据A、C和E从对应锁存器中输出。该三个N DAC使用负参考电压Vrefn产生对应于数字数据B、D和F的负模拟电压B’、D’和F’,该数字数据B、D和F从对应锁存器中输出。这里,数字数据的位数为n(n为整数)。
缓冲器区块130包括三个P型缓冲器(P缓冲器)和三个N型缓冲器(N缓冲器)。三个P缓冲器缓冲从三个P DAC输出的三个正模拟电压A’,C’和E’。三个N缓冲器缓冲从三个N DAC输出的三个负模拟电压B’,D’和F’。
这里,每个P缓冲器为一定制缓冲器,所以适合产生模拟电压,尤其正模拟电压,具有比中心电压的预定振幅更高的振幅。每个N缓冲器皆为一定制缓冲器,因此适于产生模拟电压,尤其负模拟电压,具有比中心电压的预定振幅更低的振幅。使用这个定制缓冲器的原因是为了减少缓冲器电路布局占用的面积。由于P缓冲器和N缓冲器交替排列,则简化了与缓冲器区块130连接的切换区块140的电路。
切换区块140将藉由缓冲器区块130缓冲的模拟电压A’至F’分类为正模拟电压和负模拟电压,然后交替地将它们传送至液晶显示面板(图中未示)。换句话说,该切换区块造成传送至液晶显示面板的数字数据的极性连续切换。
图2显示了传统12个信道液晶显示器驱动电路的布局。
参考图2,该12个信道液晶显示器驱动电路与图1中的两个6信道液晶显示器驱动电路的集合相同,因此不再描述其中的组件。
P DAC用于产生正模拟电压,以及N DAC用于产生负模拟电压。如此,在这些DAC利用互补金属氧化物半导体(CMOS)实现的情况下,每个DAC通常都仅利用p型晶体管和N型晶体管其中之一来实现。
在图2中,P DAC实现的例子是利用在N型井内形成的P型晶体管来实现,而N DAC是利用在P型井内形成的N型晶体管来实现。当布局形成的时候,在每个基板内或上形成的图案之间需要固定的间隙。这通常称作设计规则。随后,当图案邻近另一个图案的时候,图案间的间隙藉由该设计规则来定义。由于这个设计规则,布局所占用的面积将增加。
图3显示了图2内所示的DAC区块的详细晶体管层级布局。
在图3中,总共12个信道显示在上侧,该12上信道中仅仅6个中间信道在下侧大体地放大。在符号中,a代表晶体管和另一个晶体管之间的间隔,b代表晶体管和保护环之间的间隔,c代表保护环和包括该保护环的井边界之间的间隔。
在图3下侧显示出6个信道的情况下,a、b和c的数量个别为6、12和12,因此总共存在30个间隔点。在图3的下侧显示出12个信道的情况下,总共存在60个间隔点,为6个信道的30个间隔点的两倍。
如图3所示,在传统液晶显示器驱动电路的情况下,P型井和N型井交替排列,而N型MOS晶体管和P型晶体管在对应井中以群组交替排列。出于这个原因,这些组件之间存在太多不必要的间隔点。
发明内容
因此,对于现有技术中出现的问题,本发明实施例提供了一种液晶显示器驱动电路的布局,能够减少布局占用面积。
根据本发明的一观点,提供一种液晶显示器驱动电路的布局,其将正模拟电压和负模拟电压传送至液晶显示器,并包括数模转换器(DAC)区块和缓冲器区块。DAC区块包括利用正参考电压产生对应于对应数字数据的各个正模拟电压的N/2正DAC,以及利用负参考电压产生对应于对应数字数据的各个负模拟电压的N/2负DAC,N为整数。缓冲器区块包括缓冲N/2正模拟电压的N/2正缓冲器和缓冲N/2负模拟电压的N/2负缓冲器,两者并交替排列。N/2正和负DAC分为一对一、两个或两个以上的群组,这些群组交替排列。
根据本发明实施例,液晶显示器驱动电路的布局减少了液晶显示器驱动电路布局所占用的面积。
可以理解地是,前面概述和后面详细描述都具实例性和解释性,并意图对本发明实施例提供进一步的解释说明。
附图说明
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于硅工厂股份有限公司,未经硅工厂股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200980123395.1/2.html,转载请声明来源钻瓜专利网。





