[发明专利]高电阻率金属扇出端有效
| 申请号: | 200980121074.8 | 申请日: | 2009-06-01 |
| 公开(公告)号: | CN102057349A | 公开(公告)日: | 2011-05-11 |
| 发明(设计)人: | M·P·格伦坦尔;黄丽丽 | 申请(专利权)人: | 苹果公司 |
| 主分类号: | G06F3/044 | 分类号: | G06F3/044;G06F3/045;G06F3/046;H01B5/14 |
| 代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 李玲 |
| 地址: | 美国加*** | 国省代码: | 美国;US |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 电阻率 金属 扇出端 | ||
1.一种在触摸传感器面板上形成导电迹线的方法,包括:
在触摸传感器面板的一个或多个边界区域中,在基板上形成并图案化第一导电材料叠层,以创建宽度被最大化的一条或多条迹线,使得边界区域的任何特定部分中的所述一条或多条迹线以及所述迹线之间的任何间隔区域占据所述边界区域的所述部分的整个宽度;以及
在基板上形成并图案化第二导电材料层,以创建一个或多个行,每行耦合到不同迹线,所述行形成触摸传感器面板上的多个传感器的一部分。
2.根据权利要求1所述的方法,还包括:形成并图案化所述叠层和所述层,使得每个边界区域中的所述一条或多条迹线以交错方式耦合到每隔一个的行,并且在每个边界区域的整个长度上存在至少一条迹线。
3.根据权利要求1所述的方法,还包括:调整所述一条或多条迹线的尺寸,使得处于行旁边的所述边界区域的任何特定部分中的所有迹线都具有基本相同的宽度。
4.根据权利要求1所述的方法,还包括:用电阻率大于约0.4欧姆/方块的材料来形成所述叠层。
5.根据权利要求1所述的方法,还包括:用钼/铌(Mo/Nb)来形成所述叠层。
6.根据权利要求1所述的方法,还包括:用钼/铌(Mo/Nb)、铝/钕(Al/Nd)和Mo/Nb来形成所述叠层。
7.一种用于在触摸传感器面板上制造较高可靠性的导电迹线的方法,包括:
使用在触摸传感器面板的一个或多个边界区域中形成的导电迹线,将触摸传感器面板上的行布线至触摸传感器面板的边缘,所述导电迹线的宽度被最大化,使得所述导电迹线以及迹线之间的任何间隔区域占据所述边界区域的整个宽度,从而能够将单个导电材料层用于所述导电迹线。
8.根据权利要求7所述的方法,还包括:将每个边界区域中的导电迹线以交错方式耦合到每隔一个的行,使得在每个边界区域的整个长度上存在至少一条迹线。
9.根据权利要求7所述的方法,还包括:调整所述导电迹线的尺寸,使得处于行旁边的边界区域的任何特定部分中的所有迹线都具有基本相同的宽度。
10.根据权利要求7所述的方法,还包括:用电阻率大于约0.4欧姆/方块的材料来形成所述导电迹线。
11.根据权利要求7所述的方法,还包括:用钼/铌(Mo/Nb)来形成所述导电迹线。
12.根据权利要求7所述的方法,还包括:用钼/铌(Mo/Nb)、铝/钕(Al/Nd)和Mo/Nb来形成所述导电迹线。
13.一种用于以较高可靠性将触摸传感器面板中的多个传感器的一部分布线至触摸传感器面板的单个边缘的方法,包括:
在触摸传感器面板的一个或多个边界区域中,形成导电材料叠层并且将其图案化成迹线,所述迹线耦合至所述多个传感器的所述部分,并且宽度被最大化,使得所述迹线以及迹线之间的任何间隔区域占据所述边界区域的整个宽度。
14.根据权利要求13所述的方法,所述多个传感器的所述部分被形成为行,所述方法还包括:将每个边界区域中的所述迹线以交错方式耦合到每隔一个的行,使得在每个边界区域的整个长度上存在至少一条迹线。
15.根据权利要求13所述的方法,还包括:调整所述迹线的尺寸,使得处于行旁边的边界区域的任何特定部分中的所有迹线都具有基本相同的宽度。
16.根据权利要求13所述的方法,还包括:用电阻率大于约0.4欧姆/方块的材料来形成所述迹线。
17.根据权利要求13所述的方法,还包括:用钼/铌(Mo/Nb)来形成所述迹线。
18.根据权利要求13所述的方法,还包括:用钼/铌(Mo/Nb)、铝/钕(Al/Nd)和Mo/Nb来形成所述迹线。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苹果公司,未经苹果公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200980121074.8/1.html,转载请声明来源钻瓜专利网。





