[实用新型]一种信号转接系统无效
| 申请号: | 200920277829.0 | 申请日: | 2009-11-26 |
| 公开(公告)号: | CN201667071U | 公开(公告)日: | 2010-12-08 |
| 发明(设计)人: | 余正伟;刘斌;肖瑾;吴冰;周庆 | 申请(专利权)人: | 北京航空航天大学 |
| 主分类号: | G06F13/40 | 分类号: | G06F13/40;G06F11/267 |
| 代理公司: | 北京慧泉知识产权代理有限公司 11232 | 代理人: | 王顺荣 |
| 地址: | 100191 北京市海淀区学院路3*** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 信号 转接 系统 | ||
1.一种信号转接系统,其特征在于:它是由操作系统和嵌入式检测系统两大部分组成;
所述操作系统,是由操作面板构成;
所述嵌入式检测系统,是由ARM和FPGA嵌入式系统构成,ARM作为CPU即中央处理器,是系统的主控芯片,而FPGA有丰富的I/O即输入输出资源,两者之间通过SPI总线进行数据交互;
该ARM中央处理器,采用PHILIPS公司的LPC2148,它带有SPI总线;该SPI总线是一个环形总线结构,由从机选择线、串行时钟线、主机输出从机输入线和主机输入从机输出线构成,并且在芯片的管脚上占用四根线,ARM和FPGA之间的通信集成了这种通信协议;ARM作为中央处理器,外接电源模块、程序加载模块,扩展RS-232串行接口,主控计算机测试软件通过串口与之连接;ARM片内存储模块由SRAM和NOR型FLASH组成;
该FPGA采用主流芯片Cyclone EP1C6Q240C8,内部集成了两个模拟锁相环;FPGA视作ARM的一个高速外设,由多片EP1C6Q240C8构成,它包括数据输出和输入模块;ARM微处理器的的编程调试接口采用符合IEEE1149.1-1990标准的JTAG调试接口;对于FPGA芯片的配置模式,是通过ARM的I/O管脚对FPGA进行配置,该系统采用AS模式即Active SerialConfiguration配置Cyclone系列的EPIC6Q240C8型FPGA。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京航空航天大学,未经北京航空航天大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200920277829.0/1.html,转载请声明来源钻瓜专利网。





