[实用新型]一种手机电视接收器无效
申请号: | 200920152294.4 | 申请日: | 2009-04-30 |
公开(公告)号: | CN201491143U | 公开(公告)日: | 2010-05-26 |
发明(设计)人: | 向继芳 | 申请(专利权)人: | 向继芳 |
主分类号: | H04N5/44 | 分类号: | H04N5/44;H04N5/455;H04N5/50;H04N7/52;H04M1/725 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 200234 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 手机 电视 接收器 | ||
技术领域
本申请涉及一种视频接收装置,特别是手机电视接收器。
背景技术
根据申请人的在与手机视频有关的公司的实习所了解到的现状是:目前利用手机收看电视节目的主要途径是通过于机上网,通过WAP来接收电视节目。这种模式的优点是手机无需改造,只要开通GPRS或CDMA1x即可,但是它的缺点是非常显著的:一是带宽不够,所接收的图像不清晰、不流畅,同时影响正常的通信业务;二是费用昂贵。由此,申请人根据自身参与的项目学习到的一些手机视频软硬件的背景知识,提供一种解决上述问题的技术方案。
发明内容
本申请的目的是提供一种手机电视接收器,它配备有宽带,接收图像清晰、流畅、费用低,它在手机上设置一个电视接收器,就可以收看模拟/数字电视节目。
本发明的目的是这样实现的,手机电视接收器,其特征是:它包括电视信号接收单元,用于通过天线接收电视信号;用于将接收的电视信号提供给电视信号处理单元处理;
电视信号处理,用于对电视信号中图像和声音信号进行解调,将解调得到的图像信号进一步压缩为适合手机画面显示的图像格式;用于将图像的伴音信号进行编码,使其转换为流媒体格式;用于将适合手机画面显示的图像格式图像信号和流媒体格式的信号通过接口电路输入到手机进行显示。
本发明的工作原理是:通过电视接收器的高频头来接收标准的电视信号,然后利用解码芯片对图像和声音信号进行解调。解调得到的图像信号进一步压缩为适合手机画面大小,然后对此图像和伴音信号进行编码,使其转换为流媒体格式,如:MPEG4,H.263,H.264等。最后通过接口电路(USB/蓝牙/红外接口)与手机连接。
由于直接通过高频头接收标准的电视信号,接收标准的电视信号可以是模拟的,也可以是数字的,然后利用解码芯片对图像和声音信号进行解调。得到的图像信号进一步压缩为适合手机画面大小,然后对此图像和伴音信号进行编码,使其转换为流媒体格式,如:MPEG4,H.263,H.264等。手机的输入信号可以是,PAL,NTCS等等,压缩标准可以是H.263,H.264,输出格式是H.263,H.264,MPEG-4等。
附图说明
附图1是本申请的技术方案的模块图
附图2是本申请的电路原理框图
具体实施方式
如图1所示,电视接收器的高频头(1)用来接收标准的电视信号,高频头(1)的电视信号接收单元可以是数字接头,也可以是模拟接头。当高频头(1)是接收模拟电视信号的接收头时,高频头(1)接收的信号首先通过调谐器电路(2)、信号解调电路(3)后进入视频信号编码电路(4),视频信号编码电路(4)处理的电视信号在微控制器(6)的控制下存贮在存贮器(7)中,微控制器(6)同时将存贮器(7)的图像信号进一步压缩为适合手机画面大小,然后对此图像和伴音信号进行编码,使其转换为流媒体格式,如:MPEG4,H.263,H.264等。最后通过接口电路(5)(USB/蓝牙,红外接口)与手机连接发送到手机显示。
当高频头(1)是接收数字信号的接收头时,高频头(1)接收的信号通过数字调谐电路(8)进入视频信号编码电路(4),视频信号编码电路(4)处理的电视信号在微控制器(6)的控制下存贮在存贮器(7)中,微控制器(6)同时将存贮器(7)的图像信号进一步压缩为适合手机画面大小,然后对此图像和伴音信号进行编码,使其转换为流媒体格式,如:MPEG4,H.263,H.264等。最后通过接口电路(5)(USB/蓝牙/红外接口)与手机连接发送到手机显示。
图2给出了一种电路原理框图,数字调谐电路(8)采用数字视频采集芯片PHILIPS公司生产的SAA7111A,该芯片的工作时钟为24.576MHz,设定输出数据色彩格式为4:2:2,输入模拟视频为PAL格式视频信号,分辨率为720×576,每秒25帧。数字视频编码电路4压缩可以采用IME6410单片视、音频MPEG4/2/1码流压缩引擎完成,同SAA7111A一致,一帧图像分辨率设置为720×576,输入数据色彩格式为4;2:2。IME6410具有符合工业标准的视频数字编码器接口,16bit的复合主机接口,分别用来与视频采集芯片和微控制器芯片通信。微控制器通过主机接口实现IME6410的初始配置,也由此接收压缩得到的视频码流。微控制器6选用A1MEI公司的AT91RM9200,它能够向各种的高速计算应用提供了一个单片解决方案。SAA7111A对模拟视频信号采样处理后得到的数字视频信号按1/2行输出锁定时钟LLc2从VP00-VP015引脚送到IME6410,数据在LLc2上升沿时有效,IME6410在PCLK引脚接收的象素点输入时钟信号LLC2的上升沿抓取VD端口数据。SAA7111A可分离场同步脉冲和行同步脉冲,每视场的数字视频信号有效之前,SAA71IIA会输出场同步脉冲,IME6410接收数据的同时,芯片内部视频处理器对数据进行MPEG4编码并输出到缓冲器。IME6410通过主机接口和AT91RM9200通信,AT91RM9200将IME6410的寄存器、存储空间等资源作为SRAM寻址访问。IME6410通过与AT91RM9200的SRAM端口数据线D0-D15连接的主机接口数据线HD0-HD15向AT91RM9200传送编码压缩后得到的MPEG4码流。AT91RM9200由SRAM选通线NCS7选通IME6410芯片,其存储空间在AT91RM9200寻址空间中地址段为0XS0000000到0XSFFFFFFF。地址线A0-A4与IME6410的主机口地址线HA0-HA4连接,寻址访问IME6410的寄存器,其13个内部寄存器均为16bit,偏移地址从0x00到0xle。通过对ADDR,DATA和CONTROL寄存器的读写等一系列操作,可以访问IME6410系统存储空间。IME6410数据流缓冲器标志信号NFULL从配置为通用I/O引脚的PC20输入,当缓冲器满时,NFULL引脚置低堤示AT91RM9200提取编码数据。编码后视频数据读过程和IME6410与主机通信过程具体由AT91RM9200读信号NRD和写信号NWE控制AT9IRM9200接收生成码流存储在存贮器(7)中,存贮器(7)由DRAM和flash构成,AT91RM9200接收生成码流存储在DRAM中,由在片端口发送。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于向继芳,未经向继芳许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200920152294.4/2.html,转载请声明来源钻瓜专利网。