[实用新型]同步心率测试显示装置无效
申请号: | 200920138047.9 | 申请日: | 2009-05-06 |
公开(公告)号: | CN201409919Y | 公开(公告)日: | 2010-02-24 |
发明(设计)人: | 陈家祯;许力;郑子华;连桂仁;孔祥增 | 申请(专利权)人: | 福建师范大学 |
主分类号: | A61B5/024 | 分类号: | A61B5/024;G05B19/05;H04R3/00 |
代理公司: | 福州元创专利商标代理有限公司 | 代理人: | 蔡学俊 |
地址: | 350007福建省福州*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 同步 心率 测试 显示装置 | ||
技术领域
本实用新型涉及一种心率测试装置,尤其是能实现心率信号实时测量的同步心率测试显示装置。
技术背景
心率是指一分钟内心脏跳动的次数。设心率每分钟n次,则其频率为
理论上,心率每分钟n次,则其频率为
发明内容
为了克服一般心率测试仪测量时间过长的问题,本实用新型的目的是提供一种同步心率测试显示装置,该测量仪不仅能够实时测量心率信号并显示,而且能在心率值异常时通过扬声器电路发出警示乐音信号。
为实现本实用新型的目的所采用的技术方案是:同步心率测试显示装置由传感器电路模块,信号放大整形电路模块,现场可编程门阵列芯片FPGA,显示电路模块,扬声器电路模块,晶振电路模块构成。其中传感器电路模块通过信号通讯线与信号放大整形电路模块、现场可编程门阵列芯片FPGA和显示电路模块依次相连,同时现场可编程门阵列芯片FPGA 5还与扬声器电路模块及晶振电路模块相连。
所述的现场可编程门阵列芯片FPGA内部电路中,还含有信号倍频电路模块、计数模块、锁存电路模块、心率异常判断模块、乐音信号产生模块、显示控制模块、控制电路模块,且信号倍频电路模块依次与计数模块、锁存电路模块、心率异常判断模块、乐音信号产生模块相连,而控制电路模块又分别与信号倍频电路模块、计数模块、锁存电路模块、心率异常判断、乐音信号发生模块和显示控制模块相连。
利用本实用新型所述的同步心率测试显示装置,可以实时测量心率值并显示,在心率值异常时能够及时通过扬声器电路发出警示乐音,特别适用于老年人的心率测试及夜间监护,而且大部分电路功能集中到FPGA芯片内部实现,可以减少芯片的数量,缩小系统体积,降低能源消耗,提高系统的性能和可靠性。
附图说明
下面结合附图和实施例对本实用新型进一步说明。
图1是本实用新型的电路结构图。
图2是图1中现场可编程门阵列芯片FPGA的内部电路结构图。
图3是本实用新型的一个信号倍频电路图实施例。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福建师范大学,未经福建师范大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200920138047.9/2.html,转载请声明来源钻瓜专利网。
- 上一篇:聚丁二酸丁二醇酯金属纤维面料
- 下一篇:一种硅片蚀刻液及其制备方法