[实用新型]支持逻辑组地址的DMX512景观照明管控系统无效

专利信息
申请号: 200920119130.1 申请日: 2009-04-30
公开(公告)号: CN201398255Y 公开(公告)日: 2010-02-03
发明(设计)人: 王慧芬;吴明光 申请(专利权)人: 浙江大学
主分类号: H05B37/02 分类号: H05B37/02;G08C15/00
代理公司: 杭州求是专利事务所有限公司 代理人: 张法高
地址: 310027浙*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 支持 逻辑 地址 dmx512 景观 照明 系统
【说明书】:

技术领域

本实用新型涉及基于DMX512的景观照明控制技术领域,尤其涉及一种支持逻辑组地址的DMX512景观照明管控系统。

背景技术

DMX512是美国剧场技术协会(USITT)制定的数字多路复用协议,其初衷是实现舞台、剧院、演播室的设备控制器,特别是灯光设备控制器的兼容性。虽然DMX512尚未列入国际标准,但由于它的简单性、高效性和实用性,业已得到全球生产厂商和用户的广泛支持,是事实上的国际标准。尽管基于TCP/IP协议的灯光控制系统已取得长足进展,但DMX512仍是舞台、剧院、演播室灯光控制领域中应用最广泛的协议,尤其在灯光控制系统的末端,DMX512控制方式的主导地位勿容置疑。

DMX512是一点对多点的主从式通信协议,协议规定数据采用数据包的形式异步串行在主从机之间传输,数据传输的波特率为250Kb/s,即每位的传输时间为4us;每个数据包以一个不短于88us、不超过1s的低电平信号,紧随一个不短于8us高电平信号作为起始标志,之后就是数据帧部分——包括一个起始码和最多512个数据帧,发送数据帧的序号减1对应控制通道号(控制通道的物理地址);协议规定默认起始码帧为零,数据帧由1位低电平起始位、8位数据的数据域和2位高电平停止位共11位组成;数据帧之间、数据包之间可以有,也可以没有时间间隔。不难得出DMX512数据包更新速率的理论上限为44.115Hz。工程实施中数据通信的可靠与稳定是第一位的,因此数据帧间、数据包间常设置时间间隔,以提升通信的可靠性与稳定性;另一方面,景观和水景照明需与喷嘴、水型、音乐等配合,必须给机械运动预留ms级的时间。上述原因导致实际的数据包更新率通常仅为几Hz,无法满足景观照明的要求。

LED景观照明采用RGB三色光发射二极管,因此控制每个LED灯具的DMX512从控器需配置3个控制通道,即DMX512控制网最多只能支持以170个LED灯具为上限的小规模景观照明系统。

发明内容

本实用新型的目的是克服现有DMX512景观照明系统控制通道有限,实现场景照明等复杂功能时带宽利用率欠佳的两大缺陷,提供一种支持逻辑组地址的DMX512景观照明管控系统。

支持逻辑组地址的DMX512景观照明管控系统包括上层的Internet管理网和下层的多个DMX512控制网;上层的Internet管理网和下层的多个DMX512控制网经Internet/DMX512网关交换信息,Internet/DMX512网关作为Internet管理网节点与PC管理机相连,同时Internet/DMX512网关又兼作下层的DMX512控制网的主控器;所述的上层Internet管理网由一台PC管理机、多块Internet/DMX512网关组成,PC和网关通过Internet互连;所述的下层每个DMX512控制网由一个主控器和多个从控器组成,在从控器物理地址基础上,离线设置逻辑组地址,以及从控器逻辑组地址对应的操作参数;所述的Internet/DMX512网关包括依次相连的Internet控制模块ENC28J60、扩展存贮芯片AT29C020的主控模块ATmega128、RS485控制模块MAX485,ENC28J60采用RJ45与Internet管理网相连,MAX485采用五芯XLR与DMX512控制网相连;PC管理机的命令或数据打包成Internet数据包发送,ATmega32的TCP/IP协议栈解析数据包提取PC管理机的命令或数据,命令或数据根据DMX512协议栈封装成DMX512数据包,并经MAX485发送到DMX512控制网;DMX512控制网至PC管理机的信息传输处理流程是上述过程的逆过程。

所述的一种支持逻辑组地址的DMX512景观照明管控系统,其特征在于所述的下层控制网包括多个接入管理网的并列DMX512控制网;每个DMX512控制网由一个主控器和多个从控器组成,主控器兼作Internet/DMX512网关,主控器与从控器通过DMX512互连;从控器包括RS485控制模块、机械式9位插针物理地址编码模块、主控模块ATmega32、LED灯驱动模块和LED灯板、电源整流模块、重启模块、晶振模块和通讯状态显示模块,主控模块ATmega32分别与重启模块、晶振模块、RS485控制模块、LED灯驱动模块、通讯状态显示模块相连,RS485控制模块采用五芯XLR接入DMX512总线,LED灯驱动模块与LED灯板相连,电流模块与各器件相连。

本实用新型与背景技术相比,具有的有益效果如下:

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学,未经浙江大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200920119130.1/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top