[实用新型]一种基于FPGA的超宽带射频数字接收机装置无效
| 申请号: | 200920108009.9 | 申请日: | 2009-05-12 |
| 公开(公告)号: | CN201499161U | 公开(公告)日: | 2010-06-02 |
| 发明(设计)人: | 王俊;张文昊;李伟;张玉玺;武伟;田继华 | 申请(专利权)人: | 北京航空航天大学 |
| 主分类号: | H04B1/16 | 分类号: | H04B1/16;H04B1/69 |
| 代理公司: | 北京慧泉知识产权代理有限公司 11232 | 代理人: | 王顺荣 |
| 地址: | 100191 北京市海淀区学*** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 基于 fpga 宽带 射频 数字 接收机 装置 | ||
1.一种基于FPGA的超宽带射频数字接收机装置,其特征在于:该装置包括:ADC模块,FPGA模块,EPROM模块,DAC模块、电源模块;
完成射频模拟信号到数字信号的转换功能的ADC模块与FPGA模块及电源模块连接;
完成数字信号数字下变频、基带信号相关处理、处理结果输出和控制模拟信号输出的FPGA模块分别与ADC模块、DAC模块、EPROM模块、电源模块连接;
用于存储FPGA内程序代码的EPROM模块与FPGA模块及电源模块连接;
完成射频接收机模拟信号输出功能的DAC模块与FPGA模块连接,与电源模块连接;
电源模块提供整个系统工作所需电压;电源模块又可分为两个子模块:模拟信号电源模块和数字信号电源模块;模拟信号电源模块与ADC和DAC模块连接,将+5V的电压转换成系统所需要的+3.3V和+1.9V,其中+3.3V提供给DAC模块,+1.9V提供给ADC模块;数字信号电源模块与FPGA模块和EPROM模块连接,将+5V转换成系统所需要的+3.3V,+2.5V,+1.8V,+1.2V,其中+3.3V,+2.5V,+1.2V提供给FPGA模块,+1.8V提供给EPROM模块。
2.根据权利要求1所述的一种基于FPGA的超宽带射频数字接收机装置,其特征在于:所述的FPGA模块可分为以下四个单元:负责将射频数字信号转换为基带信号的数字下变频单元;负责将基带信号匹配滤波的基带信号相关处理单元;负责将处理结果输出的处理结果输出单元;完成接收机模拟输出的模拟信号输出控制单元;数字下变频单元前端与FPGA外部模块直接连接,后端与基带信号相关处理单元连接;基带信号相关处理单元前端与数字下变频单元连接,后端与处理结果输出单元连接;处理结果输出单元与相关处理单元连接;模拟信号输出单元与处理结果输出单元连接,模拟信号输出单元与FPGA外部模块连接,模拟信号输出单元内部包含DDS,即预先存储好的输出波形数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京航空航天大学,未经北京航空航天大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200920108009.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:五个反射镜的影像扫描模块
- 下一篇:一种电力母线调相装置





