[发明专利]基于直接射频采样的北斗一号全数字基带信号处理装置无效

专利信息
申请号: 200910310149.9 申请日: 2009-11-20
公开(公告)号: CN101866011A 公开(公告)日: 2010-10-20
发明(设计)人: 王浩;贾坤;申若耀;易大江 申请(专利权)人: 湖南创越电子科技有限公司
主分类号: G01S19/37 分类号: G01S19/37
代理公司: 长沙市融智专利事务所 43114 代理人: 颜昌伟
地址: 410205 湖南省长沙*** 国省代码: 湖南;43
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 基于 直接 射频 采样 北斗 一号 数字 基带 信号 处理 装置
【权利要求书】:

1.一种基于直接射频采样的北斗一号全数字基带信号处理装置,包括天线、电调跟踪滤波器、放大器、模数转换器、信号处理模块,天线、电调跟踪滤波器、放大器、模数转换器、信号处理模块依次串接,其特征在于:所述信号处理模块包括载波NCO、扩频码NCO、扩频码产生器、早迟码产生器、累加器、监控配置寄存器、嵌入式微处理器,载波NCO分别与第一乘法器、第二乘法器、监控配置寄存器相连,第一乘法器、第二乘法器分别与累加器相连,扩频码NCO、扩频码产生器、早迟码产生器、累加器依次串接,监控配置寄存器分别与扩频码NCO、扩频码产生器、累加器、嵌入式微处理器相连。

2.根据权利要求1所述的基于直接射频采样的北斗一号全数字基带信号处理装置,其特征在于:所述载波NCO包括中心频率配置寄存器、频率偏移控制寄存器、驱动时钟周期配置寄存器、载波相位累加器、正交相移、SIN函数映射表模块,嵌入式微处理器分别与中心频率配置寄存器、频率偏移控制寄存器、驱动时钟周期配置寄存器、载波相位累加器相连,中心频率配置寄存器、频率偏移控制寄存器分别与第一加法器相连,驱动时钟周期配置寄存器与第三乘法器相连,载波相位累加器分别与第二加法器、正交相移、SIN函数映射表模块相连,第四乘法器分别与第一加法器、第三乘法器、第二加法器相连,正交相移与SIN函数映射表模块相连。

3.根据权利要求1所述的基于直接射频采样的北斗一号全数字基带信号处理装置,其特征在于:扩频码NCO包括中心频率配置寄存器、频率偏移控制寄存器、驱动时钟周期配置寄存器、载波相位累加器、相位/幅度函数映射表模块,所述嵌入式微处理器分别与中心频率配置寄存器、频率偏移控制寄存器、驱动时钟周期配置寄存器、载波相位累加器相连,中心频率配置寄存器、频率偏移控制寄存器分别与第一加法器相连,驱动时钟周期配置寄存器与第三乘法相位/幅度函数映射表模块相连,第四乘法器分别与第一加法器、第三乘法器、第二加法器相连。

4.根据权利要求1所述的基于直接射频采样的北斗一号全数字基带信号处理装置,其特征在于:所述扩频码产生器包括扩频码行数配置寄存器、扩频码行计数器、扩频码尾行列数配置寄存器、扩频码列计数器、扩频码子序列缓冲器、比较器、选择器、128扩频码序列移位寄存器、输出锁存与缓冲器,所述嵌入式微处理器分别与扩频码行数配置寄存器、扩频码行计数器、扩频码尾行列数配置寄存器、扩频码列计数器、扩频码子序列缓冲器、128扩频码序列移位寄存器相连,扩频码行计数器与比较器相连,选择器分别与扩频码尾行列数配置寄存器、扩频码列计数器及比较器的输出相连,128扩频码序列移位寄存器分别与扩频码列计数器、输出锁存与缓冲器相连。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于湖南创越电子科技有限公司,未经湖南创越电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200910310149.9/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top