[发明专利]一种占空比判定电路无效
| 申请号: | 200910209433.7 | 申请日: | 2009-10-30 |
| 公开(公告)号: | CN102055444A | 公开(公告)日: | 2011-05-11 |
| 发明(设计)人: | 孙强 | 申请(专利权)人: | 无锡海威半导体科技有限公司 |
| 主分类号: | H03K5/19 | 分类号: | H03K5/19 |
| 代理公司: | 北京中恒高博知识产权代理有限公司 11249 | 代理人: | 夏晏平 |
| 地址: | 214112 江苏省无*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 判定 电路 | ||
技术领域
本发明涉及占空比判定技术,具体地,涉及一种占空比判定电路。
背景技术
在数字电路和模拟电路中,占空比定义为脉冲波形中高电平持续时间与总周期的比值。
在现有技术中,对于脉冲波形占空比的判定通常采用数字方式。具体地,使用高频时钟对高电平进行计数,设高电平的计数值为X1;同时,对总周期进行计数,设总周期的计数值为X2,通过X1与X2的比值X1/X2,计算出占空比的具体数值,并与预设的占空比值进行比较和判定。这种数字方式的占空比判定方法,可以实现实际脉冲占空比值与预设占空比值进行比较和判定。
但是,在实现本发明的过程中,发明人发现现有技术中至少存在以下缺陷:
(1)成本高:需要提供高频时钟;
(2)结构复杂:外加高频时钟,使得电路结构复杂,难免影响可靠性;
(3)不利于实施:外加高频时钟,电路结构复杂,实施起来较困难。
发明内容
本发明的目的在于,针对上述问题,提出一种占空比判定电路,以实现成本低、结构简单和易于实施的优点。
为实现上述目的,本发明采用的技术方案是:一种占空比判定电路,包括时间生成单元、占空比判定单元、以及恒流源生成单元,其中:所述时钟生成单元的时钟信号输入端,用于输入待判定占空比的时钟脉冲,并与所述占空比判定单元的时钟信号输入端连接;第一恒流源信号输入端,与所述恒流源生成单元的第一恒流源信号输出端连接;控制信号输出端,与所述占空比判定单元的控制信号输入端连接;所述恒流源生成单元的第二恒流源信号输出端,与所述占空比判定单元的第二恒流源信号输入端连接;所述占空比判定单元的输出端,用于输出占空比判定值。
进一步地,所述时间生成单元包括第一信号控制开关、第一充电电容和第一反相器,其中:所述第一信号控制开关的输入端为第一恒流源信号输入端;时钟信号输入端,用于输入待判定占空比的时钟脉冲;输出端与所述第一反相器的输入端连接,同时,经所述第一充电电容后,与信号地连接;所述第一反相器的输出端为控制信号输出端。
进一步地,所述占空比判定单元包括第二信号控制开关、第二充电电容和第二反相器,其中:所述第二信号控制开关的输入端为第二恒流源信号输入端;时钟信号输入端,用于输入待判定占空比的时钟脉冲;输出端与所述第二反相器的输入端连接,同时,经所述第二充电电容后,与信号地连接;所述第二反相器的输出端,用于输出占空比判定值。
进一步地,所述恒流源生成单元包括PMOS管和升压电阻,其中:所述PMOS管的漏极与衬底连接,同时与直流电源连接;源极经所述升压电阻后,与电源地连接;栅极与源极及升压电阻的公共端连接,同时作为第一恒流源信号输出端,用于输出第一恒流源信号;所述第一恒流源信号与设定占空比判定值的比值,即为第二恒流源信号。
本发明各实施例的占空比判定电路,由于包括时间生成单元、占空比判定单元、以及恒流源生成单元,其中,时钟生成单元的时钟信号输入端,用于输入待判定占空比的时钟脉冲,并与占空比判定单元的时钟信号输入端连接;第一恒流源信号输入端,与恒流源生成单元的第一恒流源信号输出端连接;控制信号输出端,与占空比判定单元的控制信号输入端连接;恒流源生成单元的第二恒流源信号输出端,与占空比判定单元的第二恒流源信号输入端连接;占空比判定单元的输出端,用于输出占空比判定值;可以通过恒流源生成单元分别向时钟生成单元及占空比判定单元提供恒流源信号,通过时钟生成单元向占空比判定单元提供控制信号,通过占空比判定单元获得待判定占空比的时钟脉冲的占空比判定值;从而可以克服现有技术中成本高、结构复杂和不利于实施的缺陷,以实现成本低、结构简单和易于实施的优点。
本发明的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点可通过在所写的说明书、权利要求书、以及附图中所特别指出的结构来实现和获得。
下面通过附图和实施例,对本发明的技术方案做进一步的详细描述。
附图说明
附图用来提供对本发明的进一步理解,并且构成说明书的一部分,与本发明的实施例一起用于解释本发明,并不构成对本发明的限制。在附图中:
图1为根据本发明占空比判定电路的原理框图;
图2为根据本发明占空比判定电路中时间生成单元的电路原理图;
图3为根据本发明占空比判定电路中占空比判定单元的电路原理图;
图4a为根据本发明占空比判定电路中占空比判定单元在实际脉冲信号的占空比不小于预设占空比时的波形示意图;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡海威半导体科技有限公司,未经无锡海威半导体科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910209433.7/2.html,转载请声明来源钻瓜专利网。





