[发明专利]将逻辑图转换为时序图的方法和系统有效
| 申请号: | 200910189935.8 | 申请日: | 2009-09-01 |
| 公开(公告)号: | CN101846980A | 公开(公告)日: | 2010-09-29 |
| 发明(设计)人: | 吕爱国;江国进;黄伟军;孙永滨;刘光明 | 申请(专利权)人: | 中广核工程有限公司;中国广东核电集团有限公司 |
| 主分类号: | G05B19/02 | 分类号: | G05B19/02;G21D3/00 |
| 代理公司: | 深圳市顺天达专利商标代理有限公司 44217 | 代理人: | 易钊 |
| 地址: | 518023 广*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 逻辑 转换 时序 方法 系统 | ||
技术领域
本发明涉及核电站数字化控制技术领域,更具体地说,涉及一种将逻辑图转换为时序图的方法和系统。
背景技术
在常规的核电厂,采用硬接线,从设计上讲,其控制逻辑的设计深度到逻辑图即可,常规的控制逻辑的设计过程如图1所示。随着工业技术的发展,核电厂开始广泛采用数字化控制系统(Digital Control System,简称为DCS),而DCS采用时序图进行控制,逻辑图的设计深度已满足不了DCS系统的要求。于是,迫切需求将常规的核电站使用的逻辑图转换为满足DCS组态要求的时序图。
发明内容
本发明要解决的技术问题在于,针对现有技术的上述缺陷,提供一种将逻辑图转换为时序图的方法和系统。
本发明解决其技术问题所采用的技术方案之一是:构造一种将逻辑图转换为时序图的方法,该方法包括,
S1:判断逻辑图的输入信息是否为完整信号,是则进入步骤S2,否则进入步骤S4;
S2:对所述输入信息进行时序图设计生成数据包文件;
S3:生成电子组态设计文件,跳至步骤S5;
S4:返回到逻辑图中调整所述输入信息,再进入步骤S1;
S5:结束。
本发明的将逻辑图转换为时序图的方法,在所述步骤S1中,按照所述输入信息的类型分别进行判断。
本发明的将逻辑图转换为时序图的方法,在所述步骤S2中,按照所述输入信息的类型分别进行时序图设计,分别生成包含其内容的数据包文件。
本发明的将逻辑图转换为时序图的方法,在所述步骤S3中,合并所述数据包文件生成所述电子组态设计文件。
本发明的将逻辑图转换为时序图的方法,所述输入信息包括控制信号和逻辑数据;所述控制信号包括传感器提供的通断控制信号、执行机构提供的通断控制信号、控制器提供的通断控制信号和来自外部系统的控制信号;所述逻辑数据包括传感器、传感器和控制器之间的逻辑数据,以及来自外部系统的逻辑数据。
本发明解决其技术问题所采用的技术方案之二是:提供一种将逻辑图转换为时序图的系统,该系统包括判断单元、设计单元、设计单元和调整单元。
其中,所述判断单元用于判断逻辑图的输入信息是否为完整信号;所述设计单元在所述输入信息是完整信号时对所述输入信息进行时序图设计,并生成数据包文件;所述设计单元用于将所述数据包文件合并生成电子组态设计文件;所述调整单元在所述输入信息不是完整信号时返回到所述逻辑图中调整所述输入信息。
本发明的将逻辑图转换为时序图的系统,所述判断单元按照所述输入信息的类型分别进行判断。
本发明的将逻辑图转换为时序图的系统,所述设计单元按照所述输入信息的类型分别进行时序图设计,并分别生成包含其内容的数据包文件。
本发明的将逻辑图转换为时序图的系统,所述调整单元返回到所述逻辑图中调整所述输入信息,直到所述判断单元判断所述输入信息是完整信号时结束。
本发明的将逻辑图转换为时序图的系统,所述输入信息包括控制信号和逻辑数据;所述控制信号包括传感器提供的通断控制信号、执行机构提供的通断控制信号、控制器提供的通断控制信号和来自外部系统的控制信号;所述逻辑数据包括传感器、传感器和控制器之间的逻辑数据,以及来自外部系统的逻辑数据。
实施本发明的技术方案,具有以下有益效果:实现将逻辑图转换为时序图,最终生成满足数字化控制系统组态需求的电子组态设计文件,转换过程简单,转换结果可靠、准确。
附图说明
下面将结合附图及实施例对本发明作进一步说明,附图中:
图1是常规的控制逻辑的设计过程示意图;
图2是DCS中控制逻辑的设计过程示意图;
图3是本发明将逻辑图转换为时序图的系统一优选实施例的系统框图;
图4是本发明将逻辑图转换为时序图的方法一优选实施例的流程图。
具体实施方式
如图1所示,是常规的控制逻辑的设计过程示意图。常规的控制逻辑的设计过程包括以下四个方面:获取控制需求、逻辑图设计、硬接线逻辑设计和现场执行机构,常规的控制逻辑采用逻辑图设计。再结合图2所示,是DCS中控制逻辑的设计过程示意图。DCS中控制逻辑的设计在常规的控制逻辑的设计中用时序图代替了硬接线逻辑,其实质是将控制逻辑采用时序图设计,实现了将控制逻辑的设计由逻辑图到时序图的转换。
如图3所示,是本发明将逻辑图转换为时序图的系统一优选实施例的系统框图。本实施例中,该系统包括判断单元1、设计单元2、组合单元3和调整单元4。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中广核工程有限公司;中国广东核电集团有限公司,未经中广核工程有限公司;中国广东核电集团有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910189935.8/2.html,转载请声明来源钻瓜专利网。





