[发明专利]共享时钟的差分信令接口和相关方法有效
| 申请号: | 200910170981.3 | 申请日: | 2009-08-31 |
| 公开(公告)号: | CN101714326A | 公开(公告)日: | 2010-05-26 |
| 发明(设计)人: | 金年泰;郑地云;姜盛晧;郑顺美 | 申请(专利权)人: | 三星电子株式会社 |
| 主分类号: | G09G3/28 | 分类号: | G09G3/28;G09G3/32;G09G3/36 |
| 代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 邵亚丽 |
| 地址: | 韩国*** | 国省代码: | 韩国;KR |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 共享 时钟 差分信令 接口 相关 方法 | ||
1.一种设备,包括多个驱动器电路,其中所述多个驱动器电路中的每 个驱动器电路分别提供输出数据,该设备还包括:
定时控制器,经由多点连接向所述多个驱动器电路提供第一时钟信号, 并且经由相应的点到点连接向每个驱动器电路提供相应的差分数据信号,
其中相应的点到点连接中的每一个包括连接在该定时控制器和所述多 个驱动器电路中的仅一个驱动器电路之间的数据总线,并且
其中,每个驱动器电路包括:
时钟再生器,该时钟再生器接收该第一时钟信号并生成第三时钟信号;
去偏斜电路,接收相应的差分数据信号和该第三时钟信号,并生成已去 偏斜的数据信号和第四时钟信号;和
解串器电路,接收已去偏斜的数据信号和该第四时钟信号,并生成输出 数据和对应的第五时钟信号。
2.根据权利要求1的设备,其中在定时控制器中从接收的第二时钟信 号得出所述第一时钟信号,并且
其中所述第一时钟信号是共享的差分时钟信号。
3.根据权利要求2的设备,其中该第二时钟信号的频率高于该第一时 钟信号的频率。
4.根据权利要求3的设备,其中所述定时控制器包括时钟发生器电路, 该时钟发生器电路接收该第二时钟信号并从该第二时钟信号生成该第一时 钟信号。
5.根据权利要求4的设备,其中所述时钟发生器电路包括:
锁相环(PLL)电路,用于接收该第二时钟信号并生成第三时钟信号; 和
时钟分频器,用于接收并向下划分该第三时钟信号,以生成该第一时钟 信号。
6.根据权利要求1的设备,其中该第三时钟信号的频率高于该第一时 钟信号的频率。
7.根据权利要求1的设备,其中所述定时控制器和所述多个驱动器电 路被共同地集成在单个集成电路芯片内。
8.根据权利要求7的设备,其中在定时控制器中从第二时钟信号得出 该第一时钟信号。
9.根据权利要求8的设备,其中该第二时钟信号的频率高于该第一时 钟信号的频率。
10.根据权利要求9的设备,其中该定时控制器包括时钟发生器电路, 该时钟发生器电路接收该第二时钟信号并从该第二时钟信号生成该第一时 钟信号,并且
其中该第一时钟信号是共享的差分时钟信号。
11.根据权利要求1的设备,其中该多点连接包括连接在定时控制器与 所述驱动器电路中的每一个之间的第一时钟信号总线;以及
其中该定时控制器经由该第一时钟信号总线向所述驱动器电路中的每 一个提供该第一时钟信号。
12.根据权利要求1的设备,其中每个驱动器电路是源极驱动器电路。
13.一种显示设备,包括显示面板和多个驱动器电路,所述多个驱动器 电路分别向显示面板提供输出数据,所述显示设备还包括:
定时控制器,经由多点连接向所述多个驱动器电路提供第一时钟信号, 并且经由相应的点到点连接向每个驱动器电路提供相应的差分数据信号,
其中相应的点到点连接中的每一个包括连接在该定时控制器和所述多 个驱动器电路中的仅一个驱动器电路之间的数据总线,并且
其中,每个驱动器电路包括:
时钟再生器,该时钟再生器接收该第一时钟信号并生成第三时钟信号;
去偏斜电路,接收相应的差分数据信号和该第三时钟信号,并生成已去 偏斜的数据信号和第四时钟信号;和
解串器电路,接收已去偏斜的数据信号和该第四时钟信号,并生成输出 数据和对应的第五时钟信号。
14.根据权利要求13的设备,其中在该定时控制器中从接收的第二时 钟信号得出该第一时钟信号。
15.根据权利要求14的设备,其中该第二时钟信号的频率高于该第一 时钟信号的频率。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910170981.3/1.html,转载请声明来源钻瓜专利网。





