[发明专利]混数进制、进位行计算机数字工程方法和混数进制、进位行计算机无效
| 申请号: | 200910127883.1 | 申请日: | 2009-04-09 |
| 公开(公告)号: | CN101859240A | 公开(公告)日: | 2010-10-13 |
| 发明(设计)人: | 李志中;徐菊园 | 申请(专利权)人: | 李志中 |
| 主分类号: | G06F7/48 | 分类号: | G06F7/48 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 210016 江苏省南京市*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 混数进制 进位 计算机 数字 工程 方法 | ||
1.一种计算机数字工程方法,采用混数进制结构和进位行结构,以“混数进制、进位行计算机数字工程方法”,来进行计算机总体设计;计算机包括:输入逻辑(101)、CPU中央处理器(102)、外存(103)、输出逻辑(104)、控制台(105)、输出转换逻辑(108)、输入转换逻辑(109)组成;其中,CPU中央处理器(102)由内存(106)、混数运算控制逻辑(107)组成;混数运算控制逻辑(107)由K或2K重运算器(202)及控制器(201)组成;计算机的特殊用途运算,设计为以下四种方案之一;该数字化工程用操作条件、步骤或流程技术特征来描述如下:
方案一,①输入K个普通Q进制数到输入转换逻辑(109),在输入转换逻辑(109)中,编码或另行转换为混数进制数;或者,直接输入K或2K个混数进制数;该混数进制数经输入逻辑(101)至CPU中央处理器(102);②在CPU中央处理器(102)之中,进行混数进制“对冲”、“划Q”、“累加”运算;③在输出转换逻辑(108)之中,混数进制数译码或另行转换为普通Q进制数;最后,在输出逻辑(104)输出计算结果混数进制数,或普通Q进制数,或直接为普十进制数;
方案二,①设定串行输入K个普通Q进制数到输入转换逻辑(109),在输入转换逻辑(109)中,编码或另行转换为混数进制数;或者,直接输入K或2K个混数进制数;该混数进制数编码为混数进制“全一码”;该混数进制全一码经输入逻辑(101)至CPU中央处理器(102);②在CPU中央处理器(102)之中,进行混数进制全一码“对冲”、“划Q”、“累加”运算;③在输出转换逻辑(108)之中,将运算结果混数进制“全一码”译码为混数进制数;然后,混数进制数译码或另行转换为普通Q进制数;最后,在输出逻辑(104)输出计算结果混数进制数,或普通Q进制数,或直接为普十进制数;
方案三,①输入K个普通Q进制数到输入转换逻辑(109),在输入转换逻辑(109)中,编码或另行转换为混数进制数;或者,直接输入K或2K个混数进制数;该混数进制数编码或另行转换为{0,±1}二进制数;该{0,±1}二进制数经输入逻辑(101)至CPU中央处理器(102);②在CPU中央处理器(102)之中,进行{0,±1}二进制“对冲”、“划Q”、“累加”运算;③在输出转换逻辑(108)之中,将运算结果{0,±1}二进制数译码或另行转换为混数进制数;然后,混数进制数译码或另行转换为普通Q进制数;最后,在输出逻辑(104)输出计算结果混数进制数,或普通Q进制数,或直接为普十进制数;
方案四,①输入K个普通Q进制数到输入转换逻辑(109),在输入转换逻辑(109)中,编码或另行转换为混数进制数;或者,直接输入K或2K个混数进制数;该混数进制数编码或另行转换为“编码{0,±1}二进制数”;该编码{0,±1}二进制数经输入逻辑(101)至CPU中央处理器(102);②在CPU中央处理器(102)之中,进行编码{0,±1}二进制“对冲”、“划Q”、“累加”运算;③在输出转换逻辑(108)之中,将运算结果“编码{0,±1}二进制数”译码或另行转换为混数进制数;然后,混数进制数译码或另行转换为普通Q进制数;最后,在输出逻辑(104)输出计算结果混数进制数,或普通Q进制数,或直接为普十进制数;
总操作由控制台(105)按既定程序控制,以时钟脉冲来实现;内存(106)及外存(103)与混数运算控制逻辑(107)交换数据,参与执行程序。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于李志中,未经李志中许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910127883.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:电动机装置及其制造方法
- 下一篇:一种超细玻璃棉制品的生产方法





