[发明专利]具有分时总线的电子系统与共用电子系统的总线的方法无效
| 申请号: | 200910119046.4 | 申请日: | 2009-03-19 |
| 公开(公告)号: | CN101609439A | 公开(公告)日: | 2009-12-23 |
| 发明(设计)人: | 何玉屏;曾瑞兴 | 申请(专利权)人: | 联发科技股份有限公司 |
| 主分类号: | G06F13/16 | 分类号: | G06F13/16 |
| 代理公司: | 北京万慧达知识产权代理有限公司 | 代理人: | 葛 强;张一军 |
| 地址: | 中国台湾新竹科*** | 国省代码: | 中国台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 具有 分时 总线 电子 系统 与共 用电 子系统 方法 | ||
1.一种具有分时总线的电子系统,该电子系统包含:
控制器,用以接收命令以产生一组使能信号与一组操作信号;
存储单元,其输入端耦接至该控制器,用以接收该组使能信号中的第一使能信号;
第一电子单元,其输入端耦接至该控制器,用以接收该组使能信号中的第二使能信号;
分时总线,耦接于该控制器与该存储单元之间,并耦接于该控制器与该第一电子单元之间;
其中当该第一电子单元被去能时,该分时总线提供该组操作信号至该存储单元;
其中当该存储单元被去能时,该分时总线提供该组操作信号至该第一电子单元。
2.如权利要求1所述的具有分时总线的电子系统,其特征在于,该存储单元是动态随机存取存储器。
3.如权利要求1所述的具有分时总线的电子系统,其特征在于,该组使能信号包含时钟信号、时钟使能信号、芯片选择信号或者数据遮蔽信号。
4.如权利要求1所述的具有分时总线的电子系统,其特征在于,该分时总线包含数据总线。
5.如权利要求1所述的具有分时总线的电子系统,其特征在于,该分时总线包含地址总线。
6.如权利要求1所述的具有分时总线的电子系统,其特征在于,该第一电子单元包含闪存、高技术配置或通用输入输出装置。
7.如权利要求1所述的具有分时总线的电子系统,其特征在于,更包含:
第二电子单元,其输入端耦接至该控制器,用以接收该组使能信号中的第三使能信号;
其中该分时总线耦接于该控制器与该第二电子单元之间;
其中当该第一电子单元与该第二电子单元皆被去能时,该分时总线提供该组操作信号至该存储单元;
其中当该存储单元与该第二电子单元都被去能时,该分时总线提供该组操作信号至该第一电子单元;
其中当该存储单元与该第一电子单元都被去能时,该分时总线提供该组操作信号至该第二电子单元。
8.如权利要求7所述的具有分时总线的电子系统,其特征在于,更包含:
选择器,具有耦接至该控制器的输入端以及耦接至该第一电子单元与该第二电子单元的一组输出端,该选择器用来选择该第一电子单元或者该第二电子单元。
9.如权利要求1所述的具有分时总线的电子系统,其特征在于,该电子系统包含专用集成电路。
10.一种共用电子系统的总线的方法,包含:
接收命令以产生一组使能信号与一组操作信号;
依据该组使能信号中的第一使能信号来控制存储单元;
依据该组使能信号中的第二使能信号来控制第一电子单元;
当该存储单元被去能时,提供该总线以传输该组操作信号至该第一电子单元。
11.如权利要求10所述的共用电子系统的总线的方法,其特征在于,更包含:
当该第一电子单元被去能时,提供该总线以传输该组操作信号至该存储单元。
12.如权利要求10所述的共用电子系统的总线的方法,其特征在于,该存储单元是动态随机存取存储器。
13.如权利要求12所述的共用电子系统的总线的方法,其特征在于,该组使能信号包含时钟信号、时钟使能信号、芯片选择信号或者数据遮蔽信号。
14.如权利要求10所述的共用电子系统的总线的方法,其特征在于,当该存储单元被去能时,提供该总线以传输该组操作信号至该第一电子单元的步骤包含:当该存储单元被去能时,将该总线的数据总线提供给该第一电子单元。
15.如权利要求10所述的共用电子系统的总线的方法,其特征在于,当该存储单元被去能时,提供该总线以传输该组操作信号至该第一电子单元的步骤包含:当该存储单元被去能时,将该总线的地址总线提供给该第一电子单元。
16.如权利要求10所述的共用电子系统的总线的方法,其特征在于,该第一电子单元包含闪存、高技术配置、或通用输入输出装置。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910119046.4/1.html,转载请声明来源钻瓜专利网。





