[发明专利]面向视频处理的多数字信号处理器调度优化方法有效
| 申请号: | 200910085264.0 | 申请日: | 2009-06-03 |
| 公开(公告)号: | CN101562748A | 公开(公告)日: | 2009-10-21 |
| 发明(设计)人: | 李波;姜宏旭;金亮;徐潇审 | 申请(专利权)人: | 北京航空航天大学 |
| 主分类号: | H04N7/26 | 分类号: | H04N7/26 |
| 代理公司: | 北京北新智诚知识产权代理有限公司 | 代理人: | 陈 曦 |
| 地址: | 100191*** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 面向 视频 处理 多数 信号 处理器 调度 优化 方法 | ||
1.一种面向视频处理的多数字信号处理器调度优化方法,将视频处理工作进行分解,分别由一片主数字信号处理器和至少两片辅助数字信号处理器进行处理,其特征在于包括如下的步骤:
(1)待处理的视频数据首先通过Video Port端口进入第一辅助数字信号处理器,在第一辅助数字信号处理器上进行格式转换和视频稳定处理;
(2)通过Video Port端口直连的方式将处理后的数据传送到主数字信号处理器上进行视频去隔行和增强处理;
(3)所述主数字信号处理器将处理后的视频数据通过Host PortInterface端口传送到第二辅助数字信号处理器进行视频编码处理,并将编码后的码流通过Host Port Interface端口回传到主数字信号处理器上;
(4)所述主数字信号处理器以主DMA模式将处理后的视频数据与编码后的码流共同对外输出。
2.如权利要求1所述的面向视频处理的多数字信号处理器调度优化方法,其特征在于:
所述主数字信号处理器为具有Video Port端口和DMA控制器的数字信号处理器,所述第一辅助数字信号处理器为具有Video Port端口的数字信号处理器,所述第二辅助数字信号处理器采用为具有Host PortInterface端口的数字信号处理器。
3.如权利要求1所述的面向视频处理的多数字信号处理器调度优化方法,其特征在于:
所述主数字信号处理器的片内存储空间被划分为多个单元,将一帧待处理视频数据划分为多个视频块,在主数字信号处理器内直接使用片内存储空间中的各单元对所述视频块进行处理和存储。
4.如权利要求3所述的面向视频处理的多数字信号处理器调度优化方法,其特征在于:
所述主数字信号处理器的片内存储空间至少划分为以下四个单元:
代码单元:用于存放代码和程序运行空间;
数据存储单元:用于存放视频去隔行和增强处理过程中的中间数据;
传输单元:用于存放经过清晰化处理后的数据;
码流单元:用于存放编码后回传的码流数据。
5.如权利要求4所述的面向视频处理的多数字信号处理器调度优化方法,其特征在于:
所述视频块在主数字信号处理器的片内存储空间中的通信包括如下步骤:
(51)判断是否有码流回传中断,若有,则通过Host Port Interface端口将编码后的码流回传到码流单元,并以主DMA模式将所述编码后的码流输出;若没有,执行步骤(52);
(52)所述视频去隔行功能将当前视频块与相邻两场以及前前场的四场视频块从数据存储单元中取出进行处理,然后再进行增强处理,得到经过视频去隔行和增强后的视频块数据;
(53)与步骤(52)同时,将传输单元中存储的上次处理后的视频块数据通过Host Port Interface端口传往第二辅助数字信号处理器,并同时以主DMA模式输出;
(54)待步骤(52)和(53)执行完毕后,将步骤(52)中得到的视频块数据存入传输单元。
6.如权利要求5所述的面向视频处理的多数字信号处理器调度优化方法,其特征在于:
所述步骤(51)的码流数据量小于或等于码流单元的空间时,将码流一次性传到码流单元的空间,反之,根据码流单元的空间大小将码流拆分为多个码流块进行多次传输。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京航空航天大学,未经北京航空航天大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910085264.0/1.html,转载请声明来源钻瓜专利网。





