[发明专利]一种预充电数据访问控制装置和方法有效
| 申请号: | 200910078611.7 | 申请日: | 2009-02-27 |
| 公开(公告)号: | CN101488117A | 公开(公告)日: | 2009-07-22 |
| 发明(设计)人: | 杨磊 | 申请(专利权)人: | 北京中星微电子有限公司 |
| 主分类号: | G06F13/14 | 分类号: | G06F13/14 |
| 代理公司: | 北京银龙知识产权代理有限公司 | 代理人: | 许 静 |
| 地址: | 100083北京市*** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 充电 数据 访问 控制 装置 方法 | ||
技术领域
本发明涉及数据访问技术,特别是指一种预充电数据访问控制装置和方 法。
背景技术
多媒体系统级芯片集成(SOC,System on a Chip)技术中,主要包括了CPU、 硬件视频解码器、总线控制器其和存储控制器,其中CPU负责执行操作系统 指令以及调度任务,硬件解码器负责实际的视频解码,存储控制器负责存储视 频解码过程中的源数据、中间数据和结果数据。如图1所示,是一种常见的硬 件解码系统的框图,硬件视频解码器通过总线访问存储器,读取视频图像的源 数据,经过内部运算之后,将中间数据或/和结果数据重新写回到存储器中, 供图像后处理或者显示输出等。总线控制器负责当存在多个主控单元(Master) 访问总线时,处理总线冲突,分配总线资源。
存储器作为一存储阵列,由行、列组成,读取和写入某一值时,需先指定 一个行地址(Row ADDR),再指定一个列地址(Column ADDR);当访问例如 0x12345678的某一地址时,先发送行地址0x12345,确定该行地址之后,由于 电气特性,须经过行延时(tRCD)才实际完成行指定,此时继续发送列地址 0x678和对应的读写指令,发送列地址之后经过列延时(tCAS),位于地址 0x12345678的数据才真正处理,共经过tRCD+tCAS个时钟周期;若下一个操 作是访问其他行,就会造成访问页冲突(PageConflict),此时需要先关闭当前行, 这需要tRP时钟周期;然后再发新的行地址,列地址,因此在存在访问页冲突 的情形下一次访问共需要tRP+tRCD+tCAS个时钟周期才能取出本次访问的第 一个数据。如果后继访问恰好就是当前行,那么就节省了关闭行时间和行选中 的时间tRP+tRCD,只需要经过tCAS就能返回第一个数据,这种最好情况叫 做页命中(pagehit)。
针对以上情形中出现的问题,常见的存储控制器通常采用预充电技术减少 访问页冲突带来的tRP充电延时的效率损失,即每次访问结束后,都关闭当前 行,这样如果后继请求访问其他行,就不需要在重新关闭当前行,节省了tRP 个时钟周期。
发明人在实现本发明的过程中,发现现有技术中至少存在如下问题:在前 一次访问之后,如果后继访问仍然是当前行,由于采用预充电技术关闭了当前 行,此时需要重新打开这一行,增加了行选中所需的tRCD个周期,降低了页 命中;所以在读写同时进行的过程中,单纯采用预充电技术,虽然减少了写请 求的页冲突延时tRP,却增加了读请求页命中时的tRCD个周期延时,因此总 体上并没有因为减少延时而改善性能,反而增加了硬件复杂度。
发明内容
本发明的目的是提供一种预充电数据访问控制装置和方法,用于解决现有 技术中由于访问的页冲突造成存储器的工作效率不高,而单纯采用预充电技 术,导致增加了读请求页命中情形下的访问时间,使得系统总体上没有因为减 少延时而改善性能,反而增加了硬件复杂度的缺陷。
一种预充电数据访问控制装置,包括:访问发起单元,用于生成一访问请 求;所述访问请求向一存储器中读取数据或者写入数据,并至少包含自身的 Master ID字段、读写访问标志字段;总线,用于传输所述访问请求和对应的 数据;存储控制器,用于当所述访问请求中的Master ID字段的值与预先设置 的一致时,对所述读写访问标志字段进行判断,当所述访问请求为读请求时, 不进行预充电,当所述访问请求为写请求时,在写请求结束时进行预充电;存 储器,用于存放访问请求对应的数据。
一种预充电数据访问控制方法,应用于一存储控制器,包括:接到传输来 的一访问请求;所述访问请求向一存储器中读取数据或者写入数据,并至少包 含自身的Master ID字段、读写访问标志字段;当所述访问请求中的Master ID 字段的值与预先设置的一致时,对所述读写访问标志字段进行判定;当所述访 问请求为读请求时,不进行预充电。
本发明的实施例具有以下有益效果,通过上述改进方案,可以在不影响读 请求的效率同时,有效地降低了写访问的访问延时,从而提高了整个系统的工 作效率。
附图说明
图1为本发明多媒体系统级芯片集成技术的视频解码示意图;
图2为本发明实施例装置示意图一;
图3为本发明实施例装置示意图二;
图4为本发明实施例装置示意图三;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京中星微电子有限公司,未经北京中星微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910078611.7/2.html,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置





