[发明专利]高速自适应环网系统的硬件结构无效
| 申请号: | 200910073933.2 | 申请日: | 2009-03-14 |
| 公开(公告)号: | CN101505256A | 公开(公告)日: | 2009-08-12 |
| 发明(设计)人: | 任勇峰;甄国涌;李圣昆;王红亮;张文栋;刘小华;刘东海;胡振良;赵慧芳 | 申请(专利权)人: | 中北大学 |
| 主分类号: | H04L12/40 | 分类号: | H04L12/40;G06F13/40 |
| 代理公司: | 山西太原科卫专利事务所 | 代理人: | 朱 源;骆 洋 |
| 地址: | 030051山*** | 国省代码: | 山西;14 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 高速 自适应 系统 硬件 结构 | ||
1、一种高速自适应环网系统的硬件结构,包括采用接触型插槽结构的环网总线、以及插于环网总线的总线插槽的上设有功能模块电路的功能模块插板,其特征在于:环网总线相邻的总线插槽之间设置有高速2×2模拟交叉开关,开关的片选端SEL1、/EN1、SEL0、/EN0分别与前一总线插槽的4个片选信号引脚相连,并分别经电阻R5、R6、R7、R8接地;开关的输入端IN0与前一开关的输出端OUT0相连,开关的输入端IN1与前一总线插槽的信号输出引脚相连,开关的输出端OUT1与后一总线插槽的信号输入引脚相连;功能模块插板上设有实现开关片选的接口电路、以及并行I/O端口与功能模块电路并行I/O端口连接的低压差分信号收发器,低压差分信号收发器的串行I/O端口与插板上同总线插槽信号输入/输出引脚对应的信号输入/输出“金手指”相连,所述接口电路包含四个分别串联于插板上电源“金手指”与同总线插槽的片选信号引脚对应的片选信号“金手指”之间的电阻R4、R3、R1、R2。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中北大学,未经中北大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910073933.2/1.html,转载请声明来源钻瓜专利网。





