[发明专利]一种用于数字信号处理的可重构乘加算数运算单元无效
| 申请号: | 200910053269.5 | 申请日: | 2009-06-17 |
| 公开(公告)号: | CN101923459A | 公开(公告)日: | 2010-12-22 |
| 发明(设计)人: | 陆雯青;赵爽;周晓方;任俊彦 | 申请(专利权)人: | 复旦大学 |
| 主分类号: | G06F7/544 | 分类号: | G06F7/544;G06F7/52;G06F7/50 |
| 代理公司: | 上海正旦专利代理有限公司 31200 | 代理人: | 包兆宜 |
| 地址: | 20043*** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 用于 数字信号 处理 可重构乘加 算数 运算 单元 | ||
1.一种用于数字信号处理的可重构乘加算数运算单元,包括有限脉冲响应滤波器,快速傅立叶变换,其特征在于还包括多个相同的簇运算结构、数据存储及与外部数据交换结构。
2.根据权利要求1所述的应用于数字信号处理的可重构乘加算数运算单元,其特征在于,所述的簇运算结构由一个数据选择器、两个Booth编码器、两个12-2压缩器、两个3-2压缩器、4个加法器和4个移位寄存器组成。
3.根据权利要求1所述的应用于数字信号处理的可重构乘加算数运算单元,其特征在于,所述数据存储及与外部数据交换结构由两组移位寄存器、一系列数据选择器以及长度可重构的数据寄存器堆组成。
4.根据权利要求1所述的应用于数字信号处理的可重构乘加算数运算单元,其特征在于,所包含簇运算结构的个数以及数据寄存器的长度是通过软件在rtl代码层面进行重构,通过不同的软件参数,得到不同规模的rtl层面的运算单元。
5.根据权利要求1所述的应用于数字信号处理的可重构乘加算数运算单元,其特征在于独立受控于外部输入的重构信息。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于复旦大学,未经复旦大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910053269.5/1.html,转载请声明来源钻瓜专利网。





