[实用新型]一种LED扫描控制板无效

专利信息
申请号: 200820180225.X 申请日: 2008-11-28
公开(公告)号: CN201489796U 公开(公告)日: 2010-05-26
发明(设计)人: 魏洵佳 申请(专利权)人: 康佳集团股份有限公司
主分类号: G09G3/14 分类号: G09G3/14
代理公司: 信息产业部电子专利中心 11010 代理人: 李勤媛
地址: 518053 *** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 led 扫描 控制板
【权利要求书】:

1.一种LED扫描控制板,包括可编程FPGA芯片及其所配置的I/O接口,其特征在于,采用串行输入和串行输出芯片,将FPGA处理的低频并行数据输入、输出改为串行数据输入、输出;采用总线缓冲器,将较高频的分离并行数据输入改为共享数据通道的并行数据输入;采用并入并出锁存器代替输出总线缓冲器,将较高频的分离并行数据输出改为共享数据通道的并行数据输出;从而大幅度减少了FPGA的I/O口数量。

2.根据权利要求1所述LED扫描控制板,其特征在于,所述数据总线缓冲器是4-8位总线缓冲器,均通过共享的4-8位数据信号输出到FPGA芯片,总线选通信号是来自FPGA芯片的位信号,通过FPGA芯片内部进行倍频采样,即可获取原来的8-16位视频数据和控制信号。

3.根据权利要求1所述LED扫描控制板,其特征在于,所述并入并出锁存器是4-8位并入并出锁存器,共享的4-8位并入数据来自FPGA芯片,其数据频率是原设计输入数据的两倍,数据锁存信号是分别来自FPGA芯片的位信号,通过FPGA芯片采用倍频输出数据和分时锁定,即可实现原来的8-16位视频数据和控制信号输出。

4.根据权利要求1所述LED扫描控制板,其特征在于,所述并入并出锁存器是8位并入并出锁存器,分别共享来自FPGA芯片的8位并入数据,通过FPGA芯片采用倍频输出数据和分时锁定,即可在8位数据总线上输出原来的16位LED数据和扫描信号。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于康佳集团股份有限公司,未经康佳集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200820180225.X/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top