[实用新型]一种基于内存条阵列的高速图像记录装置无效
| 申请号: | 200820078724.8 | 申请日: | 2008-01-24 |
| 公开(公告)号: | CN201156799Y | 公开(公告)日: | 2008-11-26 |
| 发明(设计)人: | 陈强;徐启明;张启衡;彭先蓉 | 申请(专利权)人: | 中国科学院光电技术研究所 |
| 主分类号: | H04N5/77 | 分类号: | H04N5/77;H04N5/765 |
| 代理公司: | 北京科迪生专利代理有限责任公司 | 代理人: | 贾玉忠;卢纪 |
| 地址: | 61020*** | 国省代码: | 四川;51 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 基于 内存条 阵列 高速 图像 记录 装置 | ||
1、一种基于内存条阵列的高速图像记录装置,特征在于:包括:
可编程逻辑器件FPGA:为该装置的控制核心,其负责接收外部的控制命令和高速图像数据,并记录到DDR1内存条阵列模块中或者将DDR1内存条阵列模块中的数据通过百兆网络模块传输到计算机主机端;
百兆网络模块:用于计算机主机与可编程逻辑器件FPGA的通信;
DDR1内存条阵列模块:采用N个DDR1内存条组成内存条阵列模块,作为高速图像的存储介质;
高速相机接口模块:用于接受外部高速图像数据并送往可编程逻辑器件FPGA中进行处理。
2、根据权利要求1所述的一种基于内存条阵列的高速图像记录装置,其特征在于:所述的DDR1内存条阵列模块中所包含的DDR1内存条的个数N可以为1-10个。
3、根据权利要求1所述的一种基于内存条阵列的高速图像记录装置,其特征在于:所述的可编程逻辑器件FPGA内部又包括:
DDR1内存条阵列控制模块:该模块通过可编程逻辑器件FPGA的管脚与DDR1内存条阵列模块相连接,同时还通过可编程逻辑器件FPGA内部电路与百兆网络控制模块相连;
百兆网络控制模块:该模块通过可编程逻辑器件FPGA的管脚与百兆网络模块相连接,同时该模块通过可编程逻辑器件FPGA内部电路与可编程逻辑器件FPGA内部的DDR1内存条阵列控制模块相连,最后该模块还通过可编程逻辑器件FPGA内部电路与可编程器件FPGA内部的图像接口模块相连;
图像接口模块:该模块通过可编程逻辑器件FPGA的管脚与高速相机接口模块相连接,负责接收高速图像数据,同时通过可编程逻辑器件FPGA内部电路与可编程逻辑器件FPGA内部的DDR1内存条阵列控制模块相连。
4、根据权利要求3所述的可编程逻辑器件FPGA内部模块中的DDR1内存条阵列控制模块,其特征在于:DDR1内存条阵列控制模块通过可编程逻辑器件FPGA的管脚与DDR1内存条阵列模块相连的连接方式为:DDR1内存条阵列中的所有内存条共用数据总线,地址总线和控制总线,并均连接到FPGA的管脚上;但是片选信号不共用,每根内存条具有单独的片选控制信号并各自连接到FPGA的管脚上。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院光电技术研究所,未经中国科学院光电技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200820078724.8/1.html,转载请声明来源钻瓜专利网。





