[实用新型]数字辅助PLL锁相环电路有效
| 申请号: | 200820031287.4 | 申请日: | 2008-01-22 |
| 公开(公告)号: | CN201174688Y | 公开(公告)日: | 2008-12-31 |
| 发明(设计)人: | 冯开勇;丁国华 | 申请(专利权)人: | 无锡硅动力微电子股份有限公司 |
| 主分类号: | H03L7/199 | 分类号: | H03L7/199 |
| 代理公司: | 无锡市大为专利商标事务所 | 代理人: | 曹祖良 |
| 地址: | 214028江苏省*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 数字 辅助 pll 锁相环 电路 | ||
技术领域
本实用新型涉及一种控制电路,尤其是指一种数字辅助PLL锁相环电路。
背景技术
锁相环是使一个信号或系统能精确地跟踪另一个信号或系统的电路。更确切地,锁相环是这样的一个电路,这个电路不仅在频率上而且在相位上使一个由振荡器产生的输出信号和输入参考信号相同步。在同步状态即锁定状态,振荡器产生的输出信号和输入参考信号之间的相位误差为零或保持恒定。如果相位误差渐渐增大,一个控制机理就会作用在振荡器上,这种控制机理使相位误差又渐渐减小。在这种控制系统中,振荡器输出信号的相位实际上是与参考信号的相位相锁定,这就是为什么称这种电路为相位锁定环路的原因。锁相环在本质上是一个相位负反馈系统,在这个相位负反馈系统中振荡器输出信号、输入参考信号和反馈信号均是相位信号,而不是电流或电压信号。
随着集成电路的发展,锁相环已经成为现代通信系统中不可替代的一部分。锁相环的应用领域主要包括射频收发信机中的频率合成器、高速数据通信与光纤通信中的时钟与数据恢复电路和微处理器与数字信号处理器中的时钟合成器等。
锁相环一般由鉴频鉴相器、低通滤波器、压控振荡器部分组成。如图1所示。鉴频鉴相器两端输入分别为参考频率和压控振荡器输出频率,鉴频鉴相器输出端接低通滤波器输入端;低通滤波器输出端接压控振荡器输入端。其工作过程为,鉴频鉴相器比较参考频率和压控振荡器输出频率的相位,输出一个相位误差信号ΔΦ,低通滤波器滤除ΔΦ中的高频分量,把直流分量送给压控振荡器,从而改变振荡频率,最终这个负反馈环路使得振荡频率和参考频率之间保持很小的相位差,锁相环进入稳定状态。一些PLL电路中的压控振荡器要求有很宽的频率范围(从几十兆到几百兆),普通的锁相环电路难以满足需要,容易造成失锁。
发明内容
本实用新型的目的在于设计一种数字辅助PLL锁相环电路,数字辅助单独提供一个控制,通过数字编码提供一个锁相窗口,使得VCO的频率落在锁相环的锁相窗口之内。这样既加快了锁定频率的速度,也避免了失锁的问题。
按照本实用新型提供的技术方案,所述数字辅助PLL锁相环电路包括鉴频鉴相器、低通滤波器、压控振荡器、递减计数器、窗口上下限设定电路、初始值设定电路;其特征是:鉴频鉴相器的两端输入分别为参考频率和压控振荡器输出频率;鉴频鉴相器的输出端接低通滤波器的输入端;低通滤波器的输出端接压控振荡器的输入端;压控振荡器的输出接递减计数器的输入端;初始值设定电路由外部提供一组决定锁相窗口的数字编码,初始值设定电路的输出接递减计数器的置位端;递减计数器的输出端接窗口上下限设定电路的输入端;窗口上下限电路的输出端接低通滤波器的冲放电控制部分;
其中,初始值设定电路按照提供给数字辅助PLL锁相环电路的编码对递减计数器进行置位;
递减计数器按照提供给数字辅助PLL锁相环电路的置位对振荡频率进行计数;计数计满后的输出状态给窗口上下限设定电路;
窗口上下限设定电路按照提供的上下限与递减计数器计数结果比较,从而控制冲放电电路对低通滤波器进行冲放电;
按照提供给设定初始值部分的一组频率编码,通过冲放电电路的控制,使压控振荡器快速振荡到设定频率窗口内,从而使振荡器输出快速锁定在参考频率上。
由上述可知,本实用新型包含鉴频鉴相器、低通滤波器、压控振荡器、递减计数器、窗口上下限、设定初始值部分。其中,递减计数器、窗口上下限、设定初始值三部分构成一个数字辅助功能,数字辅助单独提供一个控制,通过数字编码提供一个锁相窗口,使得VCO的频率落在锁相环的锁相窗口之内。这样既加快了锁定频率的速度,也避免了失锁的问题。
数字辅助系统的最大优点是可以给锁相环设定一个窗口,通过比较VCO输出待锁信号频率与窗口上、下限对应频率的大小,来决定是否对锁相环LPF进行冲放电。当待锁信号频率低于窗口下限,该单元输出01,对LPF充电;当待锁信号频率高于窗口上限,该单元输出10,对LPF放电;当待锁信号频率落在窗口之内,该单元输出00,对LPF呈现高阻状态。这样,通过数字辅助部分解决了较宽频带的锁相环失锁问题,同时也加快了锁相环锁定的速度。
附图说明
图1为原来PLL锁相环电路结构图。
图2为本发明数字辅助PLL锁相环电路结构图。
图3为设定窗口上下限电路。
图4为充放电电路。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡硅动力微电子股份有限公司,未经无锡硅动力微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200820031287.4/2.html,转载请声明来源钻瓜专利网。





