[发明专利]电源开启重置控制电路及其操作方法有效
申请号: | 200810179353.7 | 申请日: | 2008-12-02 |
公开(公告)号: | CN101751097A | 公开(公告)日: | 2010-06-23 |
发明(设计)人: | 胡闵雄;林春安 | 申请(专利权)人: | 盛群半导体股份有限公司 |
主分类号: | G06F1/24 | 分类号: | G06F1/24;G06F1/26;H03K17/22 |
代理公司: | 北京市中联创和知识产权代理有限公司 11364 | 代理人: | 高龙鑫 |
地址: | 中国台湾新竹*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电源 开启 重置 控制电路 及其 操作方法 | ||
1.一种电源开启重置控制电路,包括:
振荡器,其接受第一电压,当所述第一电压上升到起振电压时,所述 振荡器开始产生振荡信号;
分频器,其接受所述振荡器产生的所述振荡信号;及
移位寄存器,其时钟输入端电连接于所述分频器的输出端,其中当所 述电源开启重置控制电路被施加所述第一电压时:
所述分频器通过与所述第一电压相关的振荡信号而在所述分频器的 所述输出端产生分频信号;及
所述移位寄存器的数据输入端接收预设电平,且以先进先出的操作来 输出第一电源开启重置信号。
2.如权利要求1所述的电源开启重置控制电路,其中:
所述振荡信号的时钟和所述分频信号的时钟之间具有分频除数的关 系;
所述第一电源开启重置信号具有与所述预设电平相反的第一电平,且 所述第一电平持续一段脉冲时间长度;及
所述分频器调整所述第一电源开启重置信号的所述脉冲时间长度,以 使电子电路通过所述第一电源开启重置信号完成重置。
3.如权利要求2所述的电源开启重置控制电路,其中:
所述分频器包括多个依序的T型双稳态多谐振荡器;
所述多个依序的T型双稳态多谐振荡器的输入级双稳态多谐振荡器的 时钟输入端接收所述振荡信号;
对于所述多个依序的T型双稳态多谐振荡器中相邻的前级双稳态多谐 振荡器和后级双稳态多谐振荡器,所述前级双稳态多谐振荡器的输出端电 连接于所述后级双稳态多谐振荡器的时钟输入端;及
所述分频器利用所述多个依序的T型双稳态多谐振荡器来产生所述分 频信号。
4.如权利要求1所述的电源开启重置控制电路,其中:
所述预设电平为高电平和低电平中的一个;
所述移位寄存器包括多个依序的存储单元;
在所述电源开启重置控制电路被施加所述第一电压的初始状态时,所 述多个依序的存储单元的每一存储单元储存第一未确定位,以使所述移位 寄存器共有多个未确定位;
所述多个未确定位包括特定位,所述特定位对应于与所述预设电平相 反的特定电平;
所述多个依序的存储单元的所述每一存储单元的时钟输入端接收所 述分频信号;
所述多个依序的存储单元的输入级存储单元的数据输入端接收所述 预设电平;
对于所述多个依序的存储单元中相邻的前级存储单元和后级存储单 元,所述前级存储单元的输出端电连接于所述后级存储单元的数据输入 端;及
所述多个依序的存储单元的输出级存储单元的输出端产生所述第一 电源开启重置信号。
5.如权利要求4所述的电源开启重置控制电路,其中:
所述每一存储单元为双稳态多谐振荡器和锁存器中的一个,且所述双 稳态多谐振荡器为第一D型双稳态多谐振荡器;
所述多个依序的存储单元的数量越多,所述多个未确定位为相同的机 率越低;
当所述特定位被移位至所述输出级存储单元且保留在所述输出级存 储单元时,所述第一电源开启重置信号具有所述特定电平;及
所述特定电平用以重置电子电路。
6.一种电源开启重置控制电路的操作方法,包括下列步骤:
步骤一,将第一电压施加到所述电源开启重置控制电路;
步骤二,通过与所述第一电压相关的振荡信号而产生分频信号;
步骤三,通过所述分频信号而移位未确定的储存数字值,以产生第一 电源开启重置信号。
7.如权利要求6所述的操作方法,其中步骤二包括下列步骤:
当所述第一电压上升到起振电压时,开始产生所述振荡信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于盛群半导体股份有限公司,未经盛群半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810179353.7/1.html,转载请声明来源钻瓜专利网。