[发明专利]用于使用并行处理器架构执行扫描操作的方法及设备无效

专利信息
申请号: 200810172720.0 申请日: 2008-11-11
公开(公告)号: CN101436121A 公开(公告)日: 2009-05-20
发明(设计)人: 迈克尔·J·加兰;萨姆拉·M·莱内;蒂莫·O·艾拉;戴维·帕特里克·吕布克 申请(专利权)人: 辉达公司
主分类号: G06F9/38 分类号: G06F9/38;G06F9/30
代理公司: 北京律盟知识产权代理有限责任公司 代理人: 王允方
地址: 美国加利*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 用于 使用 并行 处理器 架构 执行 扫描 操作 方法 设备
【说明书】:

技术领域

发明涉及扫描操作,且更特定而言,涉及使用并行处理架构执行扫描操作。

背景技术

并行处理器架构通常用来执行大量不同的计算算法。通常使用此架构执行的算法 的实例是扫描操作(例如,“所有前缀和”操作等)。在表格1中定义了一个此扫描 操作。

                          表格1

              [I,a0,(a0a1),...,a0a1...an-1],]]>

具体来说,在给出阵列[a0,a1,...,an-1]和运算符(“I”为运算符的单 位元素)的情况下,返回表格1的阵列。例如,如果运算符是加法运算符时, 对阵列[3 1 7 0 4 1 6 3]执行所述扫描操作将返回[0 3 4 11 11 15 16 22]等。尽管在以上 实例中阐述加法运算符,但此运算符可以是两个运算对象的任何结合运算符。

此外,所述扫描操作可以是互斥扫描操作(如在表格1中所显示)或相容扫描操 作。所述互斥扫描是指结果的每一元素j是输入阵列中一直到(但不包含)元素j的 所有元素的和。另一方面,在相容扫描中,求包含元素j的所有元素的和。

到目前为止,继续存在对使用并行处理器架构更有效地执行计算算法(例如扫描 操作)的需要。

发明内容

提供一种用于使用并行处理架构对一序列的一位值执行扫描操作的系统、方法和 计算机程序产品。在操作中,接收扫描操作指令。另外,响应于所述扫描操作指令, 使用具有多个处理元件的并行处理器架构对一序列的一位值执行扫描操作。

附图说明

图1显示根据本发明的一个实施例用于使用并行处理架构对一序列的一位值执 行扫描操作的方法。

图2显示根据本发明的一个实施例用于对一序列的一位值执行扫描操作的系统。

图3显示根据本发明的一个实施例用于对一序列的一位值执行扫描操作的系统 的结果。

图4显示根据本发明的一个实施例用于使用并行处理架构在硬件中执行扫描操 作的系统。

图5显示根据本发明的又一实施例用于使用并行处理架构在硬件中执行扫描操 作的系统。

图6显示根据本发明的另一实施例用于使用并行处理架构在硬件中执行扫描操 作的系统。

图7图解说明其中可实施各种先前实施例的各种架构及/或功能性的实例性系统。

具体实施方式

图1显示根据本发明的一个实施例用于使用并行处理架构对一位值执行扫描操 作的方法100。如所显示,接收扫描操作指令。参见操作102。在本说明的背景中, 扫描操作指令是指对应于扫描操作的任何指令或命令。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于辉达公司,未经辉达公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200810172720.0/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top