[发明专利]电源管理方法无效
申请号: | 200810147030.X | 申请日: | 2008-08-12 |
公开(公告)号: | CN101650591A | 公开(公告)日: | 2010-02-17 |
发明(设计)人: | 刘铨;童建勋;蔡政宏 | 申请(专利权)人: | 联发科技股份有限公司 |
主分类号: | G06F1/32 | 分类号: | G06F1/32 |
代理公司: | 北京万慧达知识产权代理有限公司 | 代理人: | 葛 强;张一军 |
地址: | 中国台湾新竹科*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电源 管理 方法 | ||
技术领域
本发明有关于电源管理,且特别有关于整合串行总线接口的装置的一种自动电源管理方法。
背景技术
在特定操作模式下运行时,串行高级技术附件(Serial Advanced TechnologyAttachment,SATA)总线,或者串行小型计算机系统接口(Serial Attached SmallComputer System Interface,SAS)总线为一种串行总线,用来取代存储装置的并行接口,其主要被设计用于两个串行高级技术附件/串行小型计算机系统接口兼容装置间的数据传送,譬如:主机(例如:计算机)与存储装置(例如:光驱)。相对于并行高级技术附件(parallel Advanced Technology Attachment,parallelATA)总线,串行高级技术附件总线具有以下三方面的优势,即速度、排线尺寸、以及热插拔能力。串行高级技术附件总线包括一对信号线,其耦接于一个差动传送器(differential transmitter),且被配置用来传送某一方向的信号,更包括另一对信号线,其耦接于另一个差动传送器,且被配置用来传送相反方向的信号。
串行高级技术附件接口标准中定义有物理层、链路层及传输层。物理层,执行高比特率串行数据的传送及接收。上述数据被物理层接收后,被解串行化,接着被传送至链路层。物理层也接收来自链路层的数据,串行化上述数据,然后将其输出至差动线对(differential line pair)。链路层可向物理层提供请求,以输出信号,以及将来自物理层的数据提供至传输层。依据串行高级技术附件的标准,传输层执行操作所需的数据转换。
串行高级技术附件规格应用于硬盘驱动器或光驱的传输接口,用来取代以前长期使用的并行高级技术附件/高级技术附加数据包接口(AdvancedTechnology Attachment Packet Interface,ATAPI)。串行高级技术附件接口的规格具体规定了两对差动信号线,以替代原本并列连接的40条或80条信号线。串行化原始数据能够减少信号线数量及降低电压,并提升速度。上述规格也采用了一些新功能,例如:流程控制(flow control)及错误重新传送(error resending),以用一种简单方式控制数据流。
图13是串行高级技术附件规格中通信层的示意图。如图13所示,串行高级技术附件接口连接主机11与装置13。装置13可以是光存储装置、硬盘驱动器或其它具备串行高级技术附件接口的装置。在串行高级技术附件的规格中,通信层包括四层,分别为:第一层(物理层)、第二层(链路层)、第三层(传输层)及第四层(应用层)。物理层负责转换数字与模拟信号。即,物理层接收由链路层传送的数字信号,并将其转换成模拟信号,再将模拟信号传送至另一端点。物理层也接收来自另一端点的模拟信号,并将其转换为数字信号,再将数字信号输出至链路层。链路层编码与解码数字信号。即,链路层编码来自传输层的数据,并将已编码数据输出至物理层。另一方面,链路层解码来自物理层的数据,并将已解码数据输出至传输层。除此之外,链路层也支持电源切断管理。传输层建构(construct)与解构(deconstruct)帧信息结构(FrameInformation Structure,FIS)。帧信息结构详细定义于串行高级技术附件的规格中。应用层负责管理缓存(buffer memory)与直接存储器存取(Direct Memory Access,DMA)引擎。
串行高级技术附件接口标准支持物理准备完成(PhyReady)模式、局部(Partial)模式及休眠(Slumber)模式。PhyReady模式(闲置状态)是表示串行高级技术附件接口准备好传送及接收数据的状态。因此,用来实现物理层操作的物理(physical,PHY)逻辑电路及用来同步两个串行高级技术附件兼容装置的主要锁相环(Phase-Locked Loop,PLL)电路均处于电源供给与主动状态。Partial模式与Slumber模式为省电模式,用来消除或减少物理逻辑电路及/或主要锁相环电路的电能消耗。Slumber模式比Partial模式更省电,但两者的返回延迟时间不同。Partial模式的返回延迟时间通常不超过10微秒(microsecond),而Slumber模式的返回延迟时间通常不会超过10毫秒(millisecond)。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810147030.X/2.html,转载请声明来源钻瓜专利网。
- 上一篇:废印制电路板电子元器件拆解与焊锡回收设备
- 下一篇:一种平头机液压系统