[发明专利]一种半导体集成电路无效

专利信息
申请号: 200810116892.6 申请日: 2008-07-21
公开(公告)号: CN101635620A 公开(公告)日: 2010-01-27
发明(设计)人: 孙秀云 申请(专利权)人: 孙秀云
主分类号: H04L7/00 分类号: H04L7/00;H04B5/02
代理公司: 暂无信息 代理人: 暂无信息
地址: 110179辽宁省沈阳*** 国省代码: 辽宁;21
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 半导体 集成电路
【说明书】:

技术领域:

发明属于半导体领域,尤其涉及一种半导体集成电路结构的改进;用于作为蓝牙通信系统的主要部件。

背景技术:

在蓝牙系统中,用于与作为另一端上的一方的器件进行相互通信的控制由被称为链接控制器的功能电路来执行。在蓝牙通信中,为了在主器件和从器件之间同步时钟和建立通信连接,在称为蓝牙时钟的3.2kHz的时钟信号基础上,在是3.2kHz两倍的周期中交换分组数据。

当建立相互通信连接时,每个链接控制器计算本身的蓝牙时钟和在另一端的器件的蓝牙时钟之间的偏移量。在附属侧上的链接控制器校正时钟偏移并进行通信控制。通过这种控制,在主机侧和附属侧上的通信操作彼此同步进行。迄今为止,在蓝牙系统中,为了产生参考时钟,在容易获得的振荡器当中,一般使用具有相对高精度的石英振荡器。然而,即使使用石英振荡器的振荡器也具有如下问题:

由于振荡器本身的制造变化,安装板的寄生电容,与振荡器连接在一起的电容元件的制造变化、温度改变、以及电源电压的波动等,使振荡频率偏离所需要的值。

发明内容:

本发明就是针对上述问题,提供一种可以减小芯片和模块的尺寸,且在使用期间电子部件的特性改变的情况下,可以重写修正数据的半导体集成电路。

为实现上述目的,本发明采用如下技术方案,其特征在于,本发明包括非易失存储器、基带处理电路、中央处理器CPU、寄存器、D/A转换器及掩模ROM;中央处理器CPU用于对整个系统进行控制,D/A转换器分别与选择的代码的较高位和较低位相连,所选择的代码的较低位与寄存器相连,所选择的代码的较高位与非易失存储器相连;掩模ROM作为外部器件,连接到外部端子P1上,外部端子P1与内部总线相连。

本发明的有益效果:

本发明在不增加外部端子和外部电路的数量的情况下,可以将修正数据写入非易失存储器。这样,可以减小芯片和模块的尺寸;而且在使用期间电子部件的特性改变的情况下,可以重写修正数据;由于向非易失存储器中写用户程序的处理不再是必需的,因此,使得向非易失存储器写入所需的时间缩短了,提高了批量生产率并降低了成本。

附图说明:

图1是本发明的原理框图。

具体实施方式:

如图1所示,本发明包括非易失存储器、基带处理电路、中央处理器CPU、寄存器、D/A转换器及掩模ROM;中央处理器CPU用于对整个系统进行控制,D/A转换器分别与选择的代码的较高位和较低位相连,所选择的代码的较低位与寄存器相连,所选择的代码的较高位与非易失存储器相连;掩模ROM作为外部器件,连接到外部端子P1上,外部端子P1与内部总线相连。

使用时,本发明的从器件上的蓝牙时钟可以准确地跟随主器件的蓝牙时钟。通过利用寄存器改变从器件上的振荡频率的修正数据中的某些较低位,可以提高通信质量。此外,由于使用环境的变化,而使频率大幅波动的系统中,如果在系统操作期间可以精确地调整振荡频率,就可以长时间保持通信质量。在器件特性随着时间改变的情况下,通过改变寄存器的值,可以在不向非易失存储器中重写修正数据的情况下将振荡频率调整到所希望的值。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于孙秀云,未经孙秀云许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200810116892.6/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top