[发明专利]移位寄存器及液晶显示栅极驱动装置有效

专利信息
申请号: 200810104114.5 申请日: 2008-04-15
公开(公告)号: CN101562048B 公开(公告)日: 2011-09-07
发明(设计)人: 胡明 申请(专利权)人: 北京京东方光电科技有限公司
主分类号: G11C19/28 分类号: G11C19/28;G09G3/36
代理公司: 北京同立钧成知识产权代理有限公司 11205 代理人: 刘芳
地址: 100176 北*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 移位寄存器 液晶显示 栅极 驱动 装置
【权利要求书】:

1.一种移位寄存器,其特征在于包括:

第一薄膜晶体管,其漏极连接第一时钟信号输入端,源极连接输出信号端;

第二薄膜晶体管,其漏极分别与所述第一薄膜晶体管的源极和所述输出信号端相连接,源极连接低电平输入端;

补偿开启电压单元,用于补偿所述第一薄膜晶体管的栅极的开启电压,分别与第二时钟信号输入端、第三时钟信号输入端、输入信号端、所述输出信号端、所述第一薄膜晶体管的栅极和所述低电平输入端相连接;

低电平保持单元,用于当输出信号为低电平时,保持所述输出信号的状态,分别与所述输入信号端、所述第二时钟信号输入端、所述第二薄膜晶体管的栅极和所述低电平输入端相连接;

所述补偿开启电压单元包括:

第三薄膜晶体管,其栅极连接所述第二时钟信号输入端,源极与所述第一薄膜晶体管的栅极连接;

第四薄膜晶体管,其漏极与所述第三薄膜晶体管的漏极连接,栅极分别与所述第三薄膜晶体管的源极和第一薄膜晶体管的栅极相连接,源极分别与所述第二薄膜晶体管的漏极、所述第一薄膜晶体管的源极和所述输出信号端相连接;

第七薄膜晶体管,其漏极和栅极连接所述输入信号端,源极连接一补偿电容的一端;

第八薄膜晶体管,其漏极和栅极连接所述第三时钟信号输入端,源极与所述第一薄膜晶体管的栅极和所述补偿电容的另一端相连接;

第九薄膜晶体管,其漏极与所述第七薄膜晶体管的源极连接,栅极连接所述第三时钟信号输入端,源极连接所述低电平输入端;

所述低电平保持单元包括:

第五薄膜晶体管,其漏极和栅极连接所述第二时钟信号输入端,源极与所述第二薄膜晶体管的栅极连接;

第六薄膜晶体管,其漏极与所述第五薄膜晶体管的源极和保持电容的一端相连接,栅极连接所述输入信号端,源极连接所述低电平输入端和所述保持电容的另一端。

2.一种液晶显示栅极驱动装置,其特征在于包括:沉积在液晶显示器阵列基板上的多个如权利要求1所述的移位寄存器;

所述多个移位寄存器中,前一个移位寄存器的输出信号端均和与其相邻的下一个移位寄存器的输入信号端连接;所述多个移位寄存器中,第一个移位寄存器的输入信号端输入的为帧起始信号;

所述多个移位寄存器中,各个移位寄存器均连接四个时钟信号输入端中的三个,所述四个时钟信号为依次输出高电平的第一时钟信号、第二时钟信号、第三时钟信号和第四时钟信号;

第4n+1个移位寄存器分别连接所述第一时钟信号输入端、第二时钟信号输入端和第四时钟信号输入端;

第4n+2个移位寄存器分别连接所述第二时钟信号输入端、第三时钟信号输入端和第一时钟信号输入端;

第4n+3个移位寄存器分别连接所述第三时钟信号输入端、第四时钟信号输入端和第二时钟信号输入端;

第4n+4个移位寄存器分别连接所述第四时钟信号输入端、第一时钟信号输入端和第三时钟信号输入端;

n≥0。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京京东方光电科技有限公司,未经北京京东方光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200810104114.5/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top