[发明专利]受保护的功能调用有效
| 申请号: | 200810091321.1 | 申请日: | 2008-04-03 |
| 公开(公告)号: | CN101281459A | 公开(公告)日: | 2008-10-08 |
| 发明(设计)人: | D·克肖;L·D·史密斯;D·J·西尔;R·R·格里森思怀特 | 申请(专利权)人: | ARM有限公司 |
| 主分类号: | G06F9/34 | 分类号: | G06F9/34;G06F21/22 |
| 代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 曾祥夌;张志醒 |
| 地址: | 英国*** | 国省代码: | 英国;GB |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 保护 功能 调用 | ||
1.一种用于处理数据的设备,所述设备包括:
可利用存储器地址来寻址的存储器,所述存储器地址具有存储器地址空间内的值,所述存储器地址空间具有至少第一域和第二域,域包含一组存储器地址;
耦合到所述存储器的指令提取电路,所述指令提取电路可用于使用所述存储器地址空间内的相应存储器地址来提取一系列程序指令;
耦合到所述指令提取电路的指令访问控制电路,所述指令访问控制电路响应与所述第一域内的第一存储器地址关联的第一指令的提取,然后响应与所述第二域内的第二存储器地址关联的第二指令的提取来执行如下操作:
(i)根据所述第二指令的指令代码确定所述第二指令是否是允许的指令,在访问与所述第一域关联的指令之后开始执行与所述第二域关联的指令时允许执行所述允许的指令;
(ii)如果所述第二指令不是允许的指令,则触发访问违规响应;其中:
所述存储器地址空间包括多个域,每个域具有与之关联的相应可编程能力,所述可编程能力指示至其他域的域转换中的哪些域转换需要经过允许的指令检查或不需要经过允许的指令检查。
2.如权利要求1所述的设备,其特征在于,所述允许的指令是允许的分支目标指令。
3.如权利要求2所述的设备,其特征在于,所述设备使用多个程序指令集,每个程序指令集具有至少一个允许的分支目标指令,并且所述指令访问控制电路确定所述第二指令是否是包含所述第二指令的所述指令集的所述至少一个允许的分支目标指令的其中之一。
4.如权利要求1所述的设备,其特征在于,由所述设备的除所述指令访问控制电路之外的处理电路来将所述允许的指令作为空操作指令来处理。
5.如权利要求1所述的设备,其特征在于,所述第一域的所述可编程能力为所述多个域中的其他域,当所述其他域为所述第二域时,指示所述指令访问控制电路是否激活以根据所述第二指令是否是允许的指令来控制访问。
6.如权利要求1所述的设备,其特征在于,所述第二域的所述可编程能力为所述多个域的其他域,当所述其他域是所述第一域时,指示所述指令访问控制电路是否激活以根据所述第二指令是否是允许的指令来控制访问。
7.如权利要求1所述的设备,其特征在于,每个域的所述可编程能力包括与所述域关联的程序指令是否能够改动所述多个域的所述可编程能力。
8.如权利要求1所述的设备,其特征在于,所述指令访问控制电路还确定所述第一指令是否是允许的分支指令,以及如果所述第一指令不是允许的分支指令,则触发所述访问违规响应。
9.如权利要求1所述的设备,其特征在于,当所述第一指令与所述第二指令之间发生异常时,保存状态寄存器存储指示所述第一域的数据,以便从处理所述异常返回时,所述指令访问控制电路能够识别所述第一指令的所述第一域以便控制对所述第二指令的访问。
10.如权利要求1所述的设备,其特征在于,所述存储器地址空间是与所述存储器关联的虚拟存储器地址空间,所述第一域和所述第二域是所述虚拟存储器地址空间内的域,存储器管理电路将虚拟存储器地址映射到物理存储器地址。
11.如权利要求10所述的设备,其特征在于,指示哪些虚拟存储器地址对应于哪些域的域指定数据被存储在所述存储器管理电路中。
12.如权利要求1所述的设备,其特征在于,指示所述多个域的所述可编程能力的数据被存储在一个或多个可编程配置寄存器内。
13.如权利要求1所述的设备,其特征在于,所述访问违规响应是如下的其中之一:
执行域违规异常处理代码;
存储器异常中止;
执行访问违规异常处理代码;以及
执行未定义的指令异常处理代码。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于ARM有限公司,未经ARM有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810091321.1/1.html,转载请声明来源钻瓜专利网。





