[发明专利]显示装置有效
| 申请号: | 200810004830.6 | 申请日: | 2008-02-04 |
| 公开(公告)号: | CN101241666A | 公开(公告)日: | 2008-08-13 |
| 发明(设计)人: | 丸山纯一;大石纯久;黑川能毅;庄司孝志;小野记久雄 | 申请(专利权)人: | 株式会社日立显示器 |
| 主分类号: | G09G3/20 | 分类号: | G09G3/20;G09F9/30 |
| 代理公司: | 永新专利商标代理有限公司 | 代理人: | 胡建新 |
| 地址: | 日本*** | 国省代码: | 日本;JP |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 显示装置 | ||
本申请基于2007年2月9日提交的日本在先专利申请2007-030356,并要求享受其优先权,这里引用其全部内容。
技术领域
本发明涉及液晶显示器(LCD)、有机EL(Electro Luminescence)显示器、投影式显示器、场致发射显示器(FED)那样具有固定像素的显示装置。
背景技术
利用液晶显示器(LCD)或等离子显示器(PDP)等的、具有配置成矩阵状的固定像素的显示装置进行彩色显示的情况下,广泛利用如下方式:将红(R)、绿(G)、蓝(B)的3个子像素(以下称为“子像素”)为单位构成1个像素(以下称为“像素”),通过分别单独控制3个子像素的亮度来进行彩色显示。因此,由具有p×q(p、q是自然数)的像素数量(即分辨率)的固定像素的显示装置进行显示时,一般将输入显示数据也设为p×q的分辨率。
相对于此,在输入显示数据是P×Q(P、Q是自然数)的分辨率,有p≤P及q≤Q的关系的情况下,需要实施缩小处理。作为缩小处理,如(日本)特开2000-165664号公报公开那样,已知由上采样(upsample)器、滤波器、下采样器构成缩小电路的方法。
此外,(日本)特开2002-215082号公报中公开了如下方法:为了能够显示分辨率高的高精细的图像,将1帧分为2个场,在各场中改变子像素的组合。
在固定像素的显示装置中,进行伴随缩小的显示时,通过分辨率变换处理输入的显示数据的信息的一部分丢失,会降低感知的影像的精度。并且,在2个场中改变子像素的组合的情况下,需要使子像素的面积不同。
发明内容
本发明的显示装置的特征在于,设有:使具有多个n个子像素的固定像素的显示装置以n倍速进行显示的单元;在输入显示数据的1帧期间显示n个子帧的单元;对n个子帧的每一个错开采样位置的单元;通过将构成1个像素的子像素的组合按n路进行并行替换,对于每个子帧使采样位置和子像素的组合连动地不同的单元。
以上,根据本发明,在固定了像素数量的显示装置中,进行伴随缩小的显示时,削减由于分辨率变换处理丢失的显示数据的信息量,能够提高感知的影像的精细度。例如,向WXGA(1366×768)的分辨率的显示装置输入了FullHD分辨率(1920×1080)的显示数据时,能够感知WXGA以上的精细度的影像。
附图说明
图1是固定像素的显示装置中的缩小处理的概念图。
图2是现有的显示装置中的缩小显示的概念图。
图3是现有的显示装置的结构图。
图4是本发明的显示装置的缩小显示的概念图。
图5是本发明的显示装置的结构图。
图6是本发明的显示装置的动作图。
图7是表示1像素中的3个子像素排列的例子的图。
图8是表示1像素中的3个子像素排列的例子的图。
图9是表示1像素中的3个子像素排列的例子的图。
图10是表示1像素中的4个子像素排列的例子的图。
图11是表示1像素中的3个子像素排列的例子的图。
图12是表示1像素中的3个子像素排列的例子的图。
图13是表示1像素中的3个子像素排列的例子的图。
具体实施方式
以下,利用附图说明本发明的显示装置的结构。首先,用图1、图2、图3说明现有的显示装置的动作的概要。接着,用图1、图4、图5说明本发明的显示装置的动作的概要。接着,用图5、图6、图7说明本发明的实施例1。并且,利用图8至图13分别说明本发明的实施例2至7。该实施例2至7主要是显示装置的子像素的构成方法不同。并且,在以下的说明中,在说明将输入显示数据进行n倍速显示的方案时,说明像素数量n=3的情况,但是n的值不限于3,也可以是其它的值。
(实施例1)
图1是用于显示的像素数量固定的、所谓固定像素的显示装置中的缩小处理的概念的图。下面,没有特别指出的情况下,所谓显示装置是指固定像素的显示装置。图1(a)是表示现有的缩小处理的概念,图1(b)表示应用本发明的缩小处理的概念。在各图中,横轴表示时间的经过。
在图1(a)中,在1帧期间,依次输入P像素×Q行(P、Q是自然数)的分辨率的输入显示数据。例如NTSC规格的电视信号的影像数据,1帧期间是16.6ms,这时帧频率是60Hz。
对于该输入显示数据依次进行由滤波处理及采样速率变换处理等构成的分辨率变换处理,生成p像素×q行(p、q是满足p≤P及q≤Q的自然数)的输出显示数据,利用各种显示装置来显示该输出显示数据。这里,输出显示数据的1帧期间和输入显示数据的1帧期间不变化。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社日立显示器,未经株式会社日立显示器许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810004830.6/2.html,转载请声明来源钻瓜专利网。





