[发明专利]使用PDH的支路再定时系统有效

专利信息
申请号: 200810001891.7 申请日: 2008-01-17
公开(公告)号: CN101217329A 公开(公告)日: 2008-07-09
发明(设计)人: 时立峰 申请(专利权)人: 中兴通讯股份有限公司
主分类号: H04J3/06 分类号: H04J3/06
代理公司: 北京康信知识产权代理有限责任公司 代理人: 尚志峰;吴孟秋
地址: 518057广东省深圳市南*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 使用 pdh 支路 定时 系统
【说明书】:

技术领域

发明涉及通讯领域,尤其涉及SDH传输设备中的支路再定时系统。

背景技术

目前传输设备普遍采用SDH(Synchronous Digital Hierarchy,同步数字系列)技术,这种技术较以前PDH(Plesiochronous DigitalHierarchy,准同步数字系列)技术有很多优点,比如开销字节丰富、管理能力强、业务生存能力强、同步复用方便业务上下等等。正因为具有这么多优点,SDH技术被广泛使用在传输设备当中,特别是灵活的下上支路业务特性,使得SDH设备功能得到大大加强。但是通过SDH技术传送的PDH支路信号存在着很大的漂移和抖动,并不能直接被下游设备作为业务定时信号。而此时下游设备如果又缺乏获得其它高精度定时信号的途径,就会导致通信异常。PDH支路信号不能直接作为下游设备的业务高精度时钟的原因如下:

1.PDH信号本身的定时标准较低,带有很大的相位噪声。而且业务设备在传输过程中会对这些相位噪声进行放大后输出,同时也会叠加额外的相位噪声在这些信号上。经过几级设备传递的定时链以后,时钟质量必然会下降很多。

2.PDH信号的允许频偏较大,超过了很多设备的定时基准允许输入频偏。比如E1信号(PDH一次群信号)允许输出频偏50PPM,E3信号(PDH三次群信号)允许输出频偏20PPM,而SDH设备的时钟基准允许输入频偏只有4.6PPM。因此如果直接使用未处理的PDH信号作为时钟基准,有可能导致下游设备的业务异常。

3.PDH业务进入SDH中VC(Virtual container,虚容器)传输时广泛采用异步映射模式,需要用填塞字节来调整码速率,从而在解映射时产生映射抖动;而SDH传输过程中需要用指针调整来弥补不同网元间的频率的差异,这就给PDH信号带来大量的结合抖动。这样从SDH设备输出的PDH信号就存在很大的抖动和漂移,从该PDH信号恢复出的时钟质量很差,不能作为下游设备的定时基准。

为了避免上述原因对同步定时系统带来的影响,需要采用支路再定时系统。传统的SDH支路再定时系统一般采用E1或T1等PDH一次群低速信号连接SDH网元和下游客户端设备,通过再定时系统给下游传送高质量的E1、T1等低速数据信号,从而使客户端设备获得高性能的同步时钟。但是如果SDH设备与下游客户端设备没有E1或T1接口相连接,这种方法就不适用。

发明内容

鉴于上述问题,在SDH设备与下游客户端设备没有E1或T1接口相连接的情况下,如果两者之间有PDH三次群信号E3或者T3接口相连接的话,我们就可以考虑用PDH三次群信号实现支路再定时功能。

因此本发明的目的在于提供一种利用PDH三次群信号的支路再定时系统,以克服现有技术中SDH设备与下游客户端设备没有E1或T1接口的情况下传统SDH支路再定时系统不能使用的缺陷,以向下游传输高质量的PDH三次群业务信号。

根据本发明的利用三次群信号的支路再定时系统,包括:锁相环单元,用于输出准同步数字系列三次群信号时钟到缓冲单元,并根据来自鉴相单元的鉴相信号调整准同步数字系列三次群信号;鉴相单元,用于输出鉴相信号到锁相环单元,鉴相信号为来自系统时钟基准源的参考时钟与来自缓冲单元反馈的准同步数字系列三次群信号时钟之间的相差;以及缓冲单元,用于缓存来自上游电路的准同步数字系列三次群信号净荷,以及使用准同步数字系列三次群信号时钟从准同步数字系列三次群信号净荷中读取准同步数字系列三次群信号数据,并输出准同步数字系列三次群信号数据及准同步数字系列三次群信号时钟。

优选地,在上述的再定时系统中,锁相环单元是模拟锁相环或数字锁相环。

优选地,在上述的再定时系统中,模拟锁相环中包括选择器、有源低通滤波器、压控振荡器。

优选地,在上述的再定时系统中,选择器由以下中任一种构成:逻辑器件、逻辑门器件、继电器。

优选地,在上述的再定时系统中,逻辑器件是现场可编程门阵列逻辑器件。

优选地,在上述的再定时系统中,有源低通滤波器由运算放大器和阻容电路构成。

优选地,在上述的再定时系统中,压控振荡器的标准频率是准同步数字系列三次群信号的时钟频率,压控频率范围至少是准同步数字系列三次群信号允许频偏值两倍以上。

优选地,在上述的再定时系统中,缓冲单元是RAM或先进先出缓冲器,其容量至少为两帧。

优选地,在上述的再定时系统中,缓冲单元中包括自复位模块,用于在出现读写地址冲突的情况下,丢弃一帧数据,自行复位到初始状态。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中兴通讯股份有限公司,未经中兴通讯股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200810001891.7/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top