[发明专利]用于PC安全性的增强封装无效
| 申请号: | 200780046514.9 | 申请日: | 2007-12-18 |
| 公开(公告)号: | CN101558412A | 公开(公告)日: | 2009-10-14 |
| 发明(设计)人: | W·J·威斯特瑞恩;T·L·卡朋特;A·法兰克;S·施米特;S·R·德拉克;D·J·福斯特;T-C·J·余 | 申请(专利权)人: | 微软公司 |
| 主分类号: | G06F21/02 | 分类号: | G06F21/02;G06F21/00;G06F1/16 |
| 代理公司: | 上海专利商标事务所有限公司 | 代理人: | 顾嘉运 |
| 地址: | 美国华*** | 国省代码: | 美国;US |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 用于 pc 安全性 增强 封装 | ||
1.一种用于增强组件的安全性的装置,包括:
具有顶侧连接以及第一和第二底侧连接的插入器;
被安装到所述插入器并直接连接到所述顶侧连接的第一电路;
被安装到所述插入器并直接连接到所述第一底侧连接的第二电路;以及
直接连接到所述插入器的第二底侧连接的电路板,由此所述第二电路被上 面的所述插入器、下面的所述电路以及至所述第二电路的侧面的所述第二底侧 连接的组合物理地包围。
2.如权利要求1所述的装置,其特征在于,还包括所述顶侧连接与所述 第一底侧连接之间的第一信号连接。
3.如权利要求1所述的装置,其特征在于,所述第一电路具有比所述第 二电路更高的引脚数。
4.如权利要求1所述的装置,其特征在于,所述第二电路包括可至少部 分地用于为所述第一电路提供安全性的安全功能。
5.如权利要求1所述的装置,其特征在于,所述第一电路具有比所述第 二电路更高的电路复杂度。
6.如权利要求1所述的装置,其特征在于,所述电路板包括不连接到所 述第二底侧连接并由所述插入器的覆盖区域来划定边界的多个信号路径。
7.如权利要求1所述的装置,其特征在于,所述插入器还包括用于提供 对所述第二电路的电接入的顶侧测试连接。
8.如权利要求1所述的装置,其特征在于,还包括散热器。
9.一种提供对电路的防篡改的方法,包括:
提供具有顶侧和底侧、顶侧连接组、第一底侧连接组和第二底侧连接组的 插入器,所述第一底侧连接组被所述第二底侧连接组包围;
将第一电路直接连接到所述顶侧连接组;
将第二电路直接连接到所述第一底侧连接组;
将所述第二底侧连接组直接连接到电路板,由此所述第二电路被所述插入 器、所述电路板和所述第二底侧连接组包围。
10.如权利要求9所述的方法,其特征在于,提供所述插入器包括提供具 有所述顶侧连接组与所述第一底侧连接组之间的至少一个信号连接的插入器。
11.如权利要求9所述的方法,其特征在于,提供所述插入器包括提供具 有包括耦合到所述第一底侧组件组的测试点的顶侧连接组的插入器。
12.如权利要求9所述的方法,其特征在于,还包括提供从所述电路板经 由所述第二电路到所述第一电路的至少一个信号路径。
13.如权利要求9所述的方法,其特征在于,还包括用封装化合物来封装 所述第一和第二电路以及所述插入器。
14.如权利要求9所述的方法,其特征在于,还包括将时钟源安装到所述 插入器的底侧。
15.如权利要求9所述的方法,其特征在于,还包括在所述第二电路处控 制对所述第一电路的供电。
16.如权利要求9所述的方法,其特征在于,还包括在所述第二电路处将 信号传输选通至所述第一电路。
17.如权利要求9所述的方法,其特征在于,还包括在所述插入器下路由 多个信号迹线,所述信号迹线不连接到所述第二底侧连接组。
18.一种保护电子设备中的组件的方法,包括:
用多个电路组件来包围所述组件,所述多个电路组件中的至少一个具有到 所述组件的信号连接;
由所述组件通过使用到所述组件的信号连接来控制所述多个电路组件中 的至少一个的操作;
在感测到对所述组件或所述多个电路组件中的至少一个的篡改时停用所 述多个电路组件中的至少一个。
19.如权利要求18所述的方法,其特征在于,停用所述多个电路组件中 的至少一个包括禁用到所述多个电路组件中的至少一个的信号路径。
20.如权利要求18所述的方法,其特征在于,用所述多个电路组件来 包围所述组件包括用所述多个电路组件来包围所述组件和定时源。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于微软公司,未经微软公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200780046514.9/1.html,转载请声明来源钻瓜专利网。





