[发明专利]下行链路接收机比特率处理器中的重新量化有效
| 申请号: | 200780036020.2 | 申请日: | 2007-09-25 |
| 公开(公告)号: | CN101517911A | 公开(公告)日: | 2009-08-26 |
| 发明(设计)人: | 迪帕克·马修;严爱国;克里希南·维什瓦纳坦;艾瑞克·亚顿;提摩太·费雪·杰夫斯 | 申请(专利权)人: | 联发科技股份有限公司 |
| 主分类号: | H04B1/707 | 分类号: | H04B1/707;H04L1/00 |
| 代理公司: | 北京三友知识产权代理有限公司 | 代理人: | 任默闻 |
| 地址: | 台湾省新竹科学工*** | 国省代码: | 中国台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 下行 接收机 比特率 处理器 中的 重新 量化 | ||
技术领域
本发明涉及无线通信系统,更具体地说,涉及在无线系统中使用的下行 链路接收机比特率处理器。本发明在TDSCDMA无线系统中尤其有用,但本 发明并不限于TDSCDMA系统。
背景技术
TDSCDMA(时分同步码分多址)是3G(第三代)空中接口的物理层的 无线无线电标准。与采用频分双工的WCDMA和CDMA2000不同,TDSCDMA 被设计为利用同步CDMA技术的时分双工/多址(TDD/TDMA)操作。
TDSCDMA结合使用多址技术及时域双工,以支持对称业务量和非对称 业务量。针对上行链路业务量及下行链路业务量来变化地分配时隙,这使得 TDSCDMA能够满足非对称业务量要求并支持多种用户。在TDSCDMA系统 中,多址技术采用唯一代码(unique code)和时间签名(time signature)这二 者来对给定小区中的用户进行区分。TDSCDMA标准定义了具有三个层的帧 结构:无线帧、子帧和时隙。无线帧为10ms。子帧为5ms并被划分为七个 时隙。一个时隙有四个部分:训练序列(midamble)、位于该训练序列两侧 的两个数据字段、以及保护周期。接收机使用训练序列进行信道估计。
在CDMA系统中,多个用户同时接入相同的信道。通过被称为扩频码的 代码来将各个用户与其它用户进行区分。然而,加入到该系统中的各个新用 户产生与其它用户的干扰。在CDMA系统中,该多址接入干扰(MAI)是系 统容量的限制因素。
多址接入干扰对CDMA系统中的全部用户有同样的影响。为了解决这一 问题,其它系统使用诸如rake接收机的检测方案。然而,因为rake接收机在 检测过程中仅考虑用户的信号信息,而没有试图辨别来自其它用户的干扰, 所以rake接收机是次优的。相比之下,联合检测算法对全部用户并行地进行 处理,因此包括来自其它用户的干扰信息。联合检测方案较为复杂且计算开 销大。其复杂度随着代码的数量增大而呈指数增长。因为一个时隙中的用户 数量限定为16,所以联合检测非常适合于TDSCDMA系统。结果,可以得到 具有合理复杂度的联合检测器。
在传统通信系统中,基带接收机包括两个主要部分:内接收机(也被称 作均衡器或码片速率处理器,其减轻了多径及干扰的影响)和外接收机(其 执行信道解码及其它符号速率处理)。可以使用不同的方法来实现TDSCDMA 基带处理器的电路,从可编程数字信号处理器到专用集成电路(ASIC)均可。 可编程数字信号处理器的优点是针对不同应用较为灵活,但可能不具有足够 的计算速度来实时地处理TDSCDMA信号。ASIC能够具有较高的计算速度, 但对于不同的应用和不同的处理算法其灵活度有限。
因而,存在对实现高计算速度、灵活度及可编程的TDSCDMA体系结构 及实现的需要。
发明内容
根据本发明的第一方面,提供了一种在无线系统中对物理信道进行处理 的比特率处理器。该比特率处理器包括:前端处理器,其用于根据数字信号 处理器输出的控制参数和控制信号从帧缓存器中读取物理信道数据,基于帧 配置,对所述物理信道数据进行物理信道解映射,并写入中间帧缓存器中, 经所述中间帧缓存器后输出的数据进行处理生成与传输信道相关联的传输信 道数据;传输信道缓存器,其用于存储所述传输信道数据;以及后端处理器, 其用于根据所述数字信号处理器输出的所述控制参数和所述控制信号对来自 所述传输信道缓存器的传输信道数据进行处理,并输出传输信道比特,所述 后端处理器包括解码器和缩放电路(scaling circuit),该缩放电路被设置为根 据与各个传输信道相关联的缩放因子而对提供给所述解码器的传输信道数据 进行缩放。
根据本发明的第二方面,提供了一种在无线系统的比特率处理器中对传 输信道数据进行缩放的方法。该方法包括以下步骤:根据数字信号处理器输 出的控制参数和控制信号将缓存的物理信道数据基于帧配置进行物理信道解 映射,将解映射后的数据进行第二次缓存,并对第二次缓存的数据进行处理 以生成与传输信道相关联的传输信道数据;根据与各个传输信道相关联的缩 放因子而对所述传输信道数据进行缩放;以及根据所述数字信号处理器输出 的所述控制参数和所述控制信号对所述缩放后的传输信道数据进行解码,以 向各个传输信道提供传输信道比特。
附图说明
为了更好地理解本发明,参照通过引用方式合并于此的附图,在附图中:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200780036020.2/2.html,转载请声明来源钻瓜专利网。





