[实用新型]二级堆栈装置无效
申请号: | 200720178522.6 | 申请日: | 2007-09-18 |
公开(公告)号: | CN201107770Y | 公开(公告)日: | 2008-08-27 |
发明(设计)人: | 江猛;贾力 | 申请(专利权)人: | 苏州市华芯微电子有限公司 |
主分类号: | G06F9/38 | 分类号: | G06F9/38 |
代理公司: | 北京华夏博通专利事务所 | 代理人: | 王建国 |
地址: | 215011江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 二级 堆栈 装置 | ||
技术领域
本实用新型涉及集成电路领域的一种二级堆栈装置。
背景技术
在多点控制单元(MCU)电路中,堆栈(STACK)是不可或缺的模块。堆栈的特性是先入后出,这是子程序调用的关键。二级堆栈意味着能够实现两级子程序嵌套,即主程序可以调用子程序1,子程序1可以调用子程序2,而子程序2不能够再调用其它子程序。
在对堆栈的设计中,往往把堆栈(STACK)和地址总线(PC)分离开来,堆栈(STACK)用随机存储器(RAM)结构来实现。如果地址总线(PC)为10位,可寻址1K的存储器空间,则二级堆栈需用两个10位的随机存储器(RAM)单元来实现,用以存储两次子程序调用时的跳转地址。但用随机存储器(RAM)结构实现堆栈(STACK)电路复杂,控制不易,且电路面积大,成本高。
实用新型内容
有鉴于此,本实用新型的目的就在于提供一种二级堆栈装置,不采用RAM结构,将地址总线(PC)和堆栈(STACK)结合,利用4相时钟的特点来实现堆栈(STACK)的数据压栈和出栈操作。
为实现上述目的,本实用新型采用的技术方案如下:
一种二级堆栈装置,其特征在于所述二级堆栈装置包括一控制器、一二级堆栈寄存器和一地址总线模块,其中,
控制器产生控制信号,用于控制数据的压栈和出栈操作;
二级堆栈寄存器由复数个基本单元组成,用于存储压栈的数据;
地址总线模块通过地址总线与所述二级堆栈寄存器连接。
所述基本单元包括第一、第二级锁存器,一逻辑控制单元和一使能传送器,其中,
第一级锁存器用于存储第二级子程序的返回地址数据;
第二级锁存器用于存储第一级子程序的返回地址数据;
逻辑控制单元在选择信号的控制下将返回地址数据送入第一级锁存器;
使能传送器在出栈使能信号的控制下执行地址数据的出栈操作。
所述第一级锁存器的反向输出端连接第二级锁存器的数据输入端,第一、二级锁存器分别受第一、二钟控信号控制。
所述第一、二钟控信号由所述控制器产生。
所述逻辑控制单元为二选一数据选择器,该二选一数据选择器的一个数据输入端接收入栈的地址数据,另一个数据输入端接收第二锁存器的输出数据,其输出端与第一锁存器的数据输入端连接,其控制端接收选择信号。
所述使能传送器的输入端连接第一锁存器的反向输出端,其使能端接收出栈使能信号。
所述控制器包括用于接收系统控制信号的复数个输入端。
所述系统控制信号包括四相时钟、子程序调用指令使能信号、子程序返回指令使能信号、总线复位/置位信号和跳转指令使能信号。
本实用新型将地址总线(PC)和堆栈(STACK)相结合,通过设置控制器,利用4相时钟的特点来实现堆栈(STACK)的数据压栈和出栈操作。本实用新型的有益效果在于电路结构简单,控制方便,电路面积小,有效降低了成本。
附图说明
下面结合附图和具体实施方式对本实用新型作进一步的阐述。
附图1为本实用新型所述二级堆栈装置的结构框图;
附图2为二级堆栈寄存器的基本单元的电路结构图;
附图3为本实用新型所述二级堆栈装置的工作时序图。
具体实施方式
如图1所示,一种二级堆栈装置,包括控制器PC_STACK CONTROL、总线模块PC和二级堆栈寄存器STACK,总线模块PC和二级堆栈寄存器STACK通过地址总线连接,并在控制器PC_STACK CONTROL的控制下进行数据的压栈和出栈操作。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州市华芯微电子有限公司,未经苏州市华芯微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200720178522.6/2.html,转载请声明来源钻瓜专利网。