[实用新型]一种基于SOC设计的雷达信号基带处理芯片无效

专利信息
申请号: 200720081043.2 申请日: 2007-09-12
公开(公告)号: CN201107404Y 公开(公告)日: 2008-08-27
发明(设计)人: 何春;宗竹林;李磊;刘辉华;张林;刘伟;李蜀霞;黎亮;周婉婷;饶全林 申请(专利权)人: 电子科技大学
主分类号: G01S7/02 分类号: G01S7/02;G06F17/00;G06F13/40
代理公司: 暂无信息 代理人: 暂无信息
地址: 610054四*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 基于 soc 设计 雷达 信号 基带 处理 芯片
【权利要求书】:

1.一种基于SOC设计的雷达信号基带处理芯片,包括时钟模块(1)、模式选择模块(2)、参数控制模块(3)、CPU处理模块(4),其特征在于,基于SOC设计的雷达信号基带处理芯片还设有一个协处理器(5),时钟模块(1)分别与模式选择模块(2)、CPU处理模块(4)、协处理器(5)通过单向总线相连,参数控制模块(3)分别与模式选择模块(3)、CPU处理模块(4)、协处理器(5)通过单向总线相连,协处理器(5)与CPU处理模块(4)之间通过交互总线连接。

2.根据权利要求1所述的基于SOC设计的雷达信号基带处理芯片,其特征在于,所述协处理器(5)内设有数据处理模块和输出控制端(10),数据处理模块分为脉冲处理模块(7)、滤波处理模块(8)、求模和取对数模块(9),脉冲处理模块(7)分别与滤波处理模块(8)、模式选择模块(2)、参数控制模块(3)、求模和取对数模块(9)、输出控制端(10)通过单向总线连接,滤波处理模块(8)还与求模和取对数模块(9)、参数控制模块(3)、输出控制端(10)之间通过单向总线连接,求模和取对数模块(9)另与时钟模块(1)、输出控制端(10)通过单向总线连接。

3.根据权利要求1或2所述的基于SOC的雷达信号基带处理新片,其特征在于,所述协处理器(5)内至少设有三个数据处理模块。

4.根据权利要求1所述的基于SOC设计的雷达信号基带处理芯片,其特征在于,所述CPU处理模块(4)上设有一个二次开发接口(6)。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200720081043.2/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top