[发明专利]环路增益可控的自偏置低压运算跨导放大器电路有效
申请号: | 200710303890.3 | 申请日: | 2007-12-26 |
公开(公告)号: | CN101471632A | 公开(公告)日: | 2009-07-01 |
发明(设计)人: | 王晗;叶青 | 申请(专利权)人: | 中国科学院微电子研究所 |
主分类号: | H03F3/45 | 分类号: | H03F3/45 |
代理公司: | 中科专利商标代理有限责任公司 | 代理人: | 周国城 |
地址: | 100029*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 环路 增益 可控 偏置 低压 运算 放大器 电路 | ||
1.一种环路增益可控的自偏置低压运算跨导放大器电路,其特征在于,该电路由一偏置电路(11)、一差分输入级电路(12)、一输出级电路(13)和一两级放大器补偿电路(14)构成;所述两级放大器补偿电路(14)为所述偏置电路(11)的闭环相位裕度进行补偿,包括电阻R0和电容Cc;其中:
所述偏置电路(11)包括PMOS晶体管PM0和PM1以及NMOS晶体管NM0和NM1;其中,NM1的栅极、NM0的栅极和漏极以及PM0的漏极直接耦合,PM1的栅极和漏极、NM1的漏极与所述差分输入级电路(12)中PM2、PM3的栅极直接耦合,PM0和PM1的源极与参考电源相连接,NM0和NM1的源极与参考地相连接;
所述差分输入级电路(12)包括NMOS晶体管NM2、NM3、NM5和NM6,以及PMOS晶体管PM2和PM3;其中PM2和PM3的栅极与所述偏置电路(11)中PM1的栅极直接相连接,PM2的漏极与NM2的漏极相连接,PM3的漏极与NM3的漏极相连接,PM2和PM3的源极与参考电源相连接;NMOS管NM2和NM3的栅极为所述自偏置低压运算跨导放大器电路的差分输入端口,NM2的漏极分别与PM2的漏极以及NM5的栅极相连接,NM3的漏极分别与PM3的漏极以及NM6的栅极相连接,同时,NM3的漏极还与所述两级放大器补偿电路(14)的电阻R0一端相连接,R0的另一端与电容Cc的一端直接相连接,Cc的另一端与NM4的漏极即放大器电路的输出端口相连接;NM2的源极与NM5的漏极直接耦合,NM3的源极与NM6的漏极直接耦合;
所述输出级电路(13)的输入管为NMOS晶体管NM4,NM4的栅极与NM3的漏极直接相连接;负载管为二极管形式连接的PMOS晶体管PM4,PM4的漏极与栅极以及NM4的漏极相连接,并耦合到所述偏置电路(11)中PM0的栅极,PM4的源极与参考电源相连接,NM4的源极与参考地相连接。
2.根据权利要求1所述的环路增益可控的自偏置低压运算跨导放大器电路,其特征在于,所述NMOS晶体管NM5和NM6为尾电流管,该尾电流管NM5和NM6为所述差分输入级电路(12)提供直流偏置电流。
3.根据权利要求1所述的环路增益可控的自偏置低压运算跨导放大器电路,其特征在于,所述输出级电路(13)为一简单的共源放大器,所述晶体管PM4为所述偏置电路(11)提供电流。
4.根据权利要求1所述的环路增益可控的自偏置低压运算跨导放大器电路,其特征在于,所述偏置电路(11)提供差分输入级电路(12)的直流偏置,使得差分输入级电路(12)提供足够高的小信号增益,输入小信号经差分输入级电路(12)放大,输出信号经输出级电路(13)被进一步放大且提供了较低的输出阻抗,而偏置电路(11)的直流偏置则由输出级电路(13)提供,形成一个自偏置的运算跨导放大器电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710303890.3/1.html,转载请声明来源钻瓜专利网。