[发明专利]一种利用CMOS晶体管设计的模拟概率或门电路无效
| 申请号: | 200710187962.2 | 申请日: | 2007-11-19 |
| 公开(公告)号: | CN101404497A | 公开(公告)日: | 2009-04-08 |
| 发明(设计)人: | 杨曙辉 | 申请(专利权)人: | 杨曙辉 |
| 主分类号: | H03K19/20 | 分类号: | H03K19/20;H03K19/0948;H03M13/00 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 100101北京市朝阳区北四环中*** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 利用 cmos 晶体管 设计 模拟 概率 门电路 | ||
1.一种名为利用CMOS(互补-金属-氧化物-半导体)晶体管设计的模拟概率或门电路。 主要由电流输入、输出电路和模拟乘法器电路等组成。利用输入、输出的电流值大小代表输 入、输出的概率值,通过电路的不同结构形式实现概率的或计算。其特征在于:利用CMOS晶 体管,设计了代表A路、B路的电流输入电路,代表F路的电流输出电路,以及利用电流值 进行概率或计算的模拟电路。在功能上实现输出的概率值是两路输入概率值的或结果。形式 上类似于数字电路中的逻辑或门。但二者有本质的不同,概率或门的输入输出信号是代表概 率值的电流信号,数字或门的输入输出是代表逻辑值0或1的电压信号。概率或门可广泛用 于电子神经网络计算和数字通信领域里的信道解码计算以及其它需要概率计算的芯片设计 中,是模块化的电路结构,便于设计与级联。利用模拟电路的特性实现概率计算,比采用数 字电路,在速度上或功耗上可提高两个数量级。
2.根据权利要求1所述的利用CMOS晶体管设计的模拟概率或门电路,其特征在于:输 入输出电路采用威尔逊电流镜电路,不仅使电流的复制精度高,同时提高了电路的抗干扰能 力。
3.根据权利要求1所述的利用CMOS晶体管设计的模拟概率或门电路,其特征在于:利 用CMOS晶体管工作在亚阈值状态的特性,实现了新型的模拟乘法器电路,采用的CMOS晶体 管少,工作电流极小,电路功耗小。
4.根据权利要求1所述的利用CMOS晶体管设计的模拟概率或门电路,其特征在于:概 率或运算时所用的加法计算,采用电流线与相加的方式,不仅减少了晶体管,而且电路工作 可靠稳定。
5.根据权利要求1所述的利用CMOS晶体管设计的模拟概率或门电路,其特征在于:本 电路作为模块化电路,在与其它概率门电路级联时,采用电流镜级联方式,简单方便,便于 大规模集成电路的设计。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杨曙辉,未经杨曙辉许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710187962.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:冷却水管道清洗用装置
- 下一篇:玩具直升机螺旋桨





