[发明专利]像素电路、显示装置以及制造像素电路的方法无效
申请号: | 200710187066.6 | 申请日: | 2007-11-19 |
公开(公告)号: | CN101246667A | 公开(公告)日: | 2008-08-20 |
发明(设计)人: | 饭田幸人;内野胜秀 | 申请(专利权)人: | 索尼株式会社 |
主分类号: | G09G3/30 | 分类号: | G09G3/30;G09G3/32;H01L27/32;H01L51/50;G09F9/33 |
代理公司: | 北京市柳沈律师事务所 | 代理人: | 彭久云;马高平 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 电路 显示装置 以及 制造 方法 | ||
1. 一种像素电路,包括:
驱动晶体管;
发光元件;以及
电源线;
其中所述驱动晶体管连接在所述电源线和所述发光元件的预定电极之间,以及
所述电源线形成为多层配线,且形成内插电容以使得形成为多层配线的该电源线和另一个导电层以一定距离彼此相对布置。
2. 根据权利要求1所述的像素电路,
其中所述驱动晶体管包括由第一配线层形成的栅电极、沟道形成区域、形成在所述栅电极和所述沟道形成区域之间的栅极绝缘膜、以及第一电极和第二电极,形成该第一电极和第二电极以使得所述沟道形成区域夹置在该第一电极和该第二电极之间,
所述电源线包括第二配线层和第三配线层,形成该第二配线层以经由形成在绝缘膜中的接触孔连接至所述驱动晶体管的第一电极,形成该第三配线层以经由形成在层间膜中的接触孔连接至所述第二配线层。
3. 根据权利要求2所述的像素电路,
其中所述电源线的电位采取多个值。
4. 根据权利要求2所述的像素电路,
其中所述层间膜由光敏树脂形成。
5. 根据权利要求2所述的像素电路,
其中所述层间膜由聚酰亚胺形成。
6. 根据权利要求2所述的像素电路,还包括形成在所述第三配线层上的平坦化膜,
其中使tp为所述平坦化膜的膜厚,tl为所述第三配线层的膜厚,且A使所述层间膜的材料的常数,满足下面的关系:
tl=tp/(1+A)
7. 根据权利要求2所述的像素电路,
其中所述第二电极连接至所述发光元件的所述预定电极,且所述第三配线层由与所述预定电极相同的材料形成。
8. 一种显示装置,包括:
像素阵列单元,其中形成多个像素电路,所述像素电路包括发光元件、电源线、连接于所述电源线和所述发光元件的预定电极之间的驱动晶体管,和连接于信号线和所述驱动晶体管的栅电极之间的开关晶体管;
第一扫描器,为所述电源线提供电位;以及
第二扫描器,为所述开关晶体管输出驱动信号;
其中所述电源线形成为多层配线。
9. 根据权利要求8所述的显示装置,
其中所述驱动晶体管包括由第一配线层形成的栅电极、沟道形成区域、形成在所述栅电极和所述沟道形成区域之间的栅极绝缘膜、以及第一电极和第二电极,形成该第一电极和第二电极以使得所述沟道形成区域夹置在该第一电极和该第二电极之间,
所述电源线包括第二配线层和第三配线层,形成该第二配线层以经由形成在绝缘膜中的接触孔连接至所述驱动晶体管的第一电极,形成该第三配线层以经由形成在层间膜中的接触孔连接至所述第二配线层。
10. 根据权利要求9所述的显示装置,
其中所述电源线的电位采取多个值。
11. 根据权利要求9所述的显示装置,
其中所述层间膜由光敏树脂形成。
12. 根据权利要求9所述的显示装置,
其中所述层间膜由聚酰亚胺形成。
13. 根据权利要求9所述的显示装置,还包括形成在所述第三配线层上的平坦化膜,
其中使tp为所述平坦化膜的膜厚,tl为所述第三配线层的膜厚,A使所述层间膜的材料的常数,满足下面的关系:
tl=tp/(1+A)
14. 根据权利要求9所述的显示装置,
其中所述第二电极连接至所述发光元件的所述预定电极,且所述第三配线层由与所述预定电极相同的材料形成。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于索尼株式会社,未经索尼株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710187066.6/1.html,转载请声明来源钻瓜专利网。