[发明专利]时间交错式模拟至数字转换器及其自我校正方法有效
申请号: | 200710185079.X | 申请日: | 2007-11-06 |
公开(公告)号: | CN101431334A | 公开(公告)日: | 2009-05-13 |
发明(设计)人: | 徐建昌 | 申请(专利权)人: | 瑞昱半导体股份有限公司 |
主分类号: | H03M1/10 | 分类号: | H03M1/10;H03M1/34 |
代理公司: | 北京市柳沈律师事务所 | 代理人: | 蒲迈文 |
地址: | 中国台湾新*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时间 交错 模拟 数字 转换器 及其 自我 校正 方法 | ||
技术领域
本发明涉及模拟至数字转换器,特别是涉及一种时间交错式模拟至数字转换器及其自我校正方法。
背景技术
模拟至数字转换器(Analog-to-Digital Converter,ADC)是一种很常见的电路组件,可将模拟形式的输入讯号转换成数字形式的输出讯号,其应用领域十分广泛,例如用于各种通讯系统的模拟前端当中。对于快闪式ADC(Flash ADC)以及似快闪式ADC(Flash-like ADC,例如折迭式ADC(FoldingADC))而言,为了加快其运作速度,常会使用多个并联操作、分别以不同相位的频率讯号来进行取样的子ADC(sub-ADC)来组成单一个时间交错式ADC(Time-interleavedADC)。理论上,当所包含的子ADC的数量越多,时间交错式ADC的运作速度也会越快。
虽然时间交错式ADC可以提供较快的讯号转换速度,然而却因其包含有多组子ADC的本质而面临了一些问题。举例来说,多个子ADC之间可能会面临时序偏移(Timing skew)的问题,而由于如工艺上的极限等因素而导致多个子ADC之间的增益不匹配(Gain mismatch)、偏移不匹配(Offsetmismatch)等现象,也成为时间交错式ADC于设计时必须克服的问题。
发明内容
因此,本发明的目的之一,在于提供一种时间交错式模拟至数字转换器的自我校正方式,以消除多个子ADC之间的增益不匹配及偏移不匹配的现象。
本发明的实施例披露了一种时间交错式模拟至数字转换器,其包含有一第一、一第二子模拟至数字转换器、以及一校正模块。该第一子模拟至数字转换器包含有:一第一电阻串,用来提供一第一组参考电位;一第一组前置放大单元,耦接于该第一电阻串以及一输入讯号线,用来放大该第一组参考电位中的每一个与该输入讯号线上的一输入电位间的差异以产生一第一组放大讯号;以及一第一数字值决定模块,耦接于该第一组前置放大单元,用来依据该第一组放大讯号产生一第一数字值。该第二子模拟至数字转换器包含有:一第二电阻串,用来提供一第二组参考电位;一第二组前置放大单元,耦接于该第二电阻串以及该输入讯号线,用来放大该第二组参考电位中的每一个与该输入讯号线上的该输入电位间的差异以产生一第二组放大讯号;以及一第二数字值决定模块,耦接于该第二组前置放大单元,用来依据该第二组放大讯号产生一第二数字值。该校正模块则包含有:一切换模块,耦接于该第一电阻串以及该输入讯号线,包含有多个用来选择性地将该第一组参考电位中的一个提供至该输入讯号线上的开关;以及一校正引擎,耦接于该第一、第二组前置放大单元以及该第一、第二数字值决定模块,用来依据该第一数字值来校正该第一组前置放大单元以及依据该第二数字值来校正该第二组前置放大单元;其中,该第一数字值决定模块包括:一第一组比较单元,耦接于该第一组前置放大单元,用来依据该第一组放大讯号产生一第一组比较结果讯号;和一第一编码单元,耦接于该第一组比较单元,用来依据该第一组比较结果讯号产生所述第一数字值;该第二数字值决定模块包括:一第二组比较单元,耦接于该第二组前置放大单元,用来依据该第二组放大讯号产生一第二组比较结果讯号;和一第二编码单元,耦接于该第二组比较单元,用来依据该第二组比较结果讯号产生所述第二数字值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞昱半导体股份有限公司,未经瑞昱半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710185079.X/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种时分双工系统及其数据传输方法
- 下一篇:非门逻辑电路及其形成方法