[发明专利]一种传输流解复用硬件结构和实现方法无效
申请号: | 200710178291.3 | 申请日: | 2007-11-29 |
公开(公告)号: | CN101453641A | 公开(公告)日: | 2009-06-10 |
发明(设计)人: | 魏春峰;邹明洪;陈波涛;马依迪 | 申请(专利权)人: | 北京中电华大电子设计有限责任公司 |
主分类号: | H04N7/26 | 分类号: | H04N7/26 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 10001*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 传输 流解复用 硬件 结构 实现 方法 | ||
1.一种传输流解复用硬件结构和实现方法,用于与主CPU协同工作对传输流进行解复用,其特征在于包括输入部分、包处理部分、输出部分以及系统总线接口部分。
2.根据权利要求1所述的传输流解复用硬件结构和实现方法,其特征在于所述输入部分采用SPI接口,并具有两个188字节的Buffer构成乒乓结构,当第一个buffer收到一个TS流包后通知包处理部分进行处理,同时将第二个TS流包数据放到第二个Buffer中等待处理,当第一个包处理完成后,包处理部分立即处理第二个buffer中的数据,继续接收到的新的数据包放置到第一个Buffer,以此循环。
3.根据权利要求1所述的传输流解复用硬件结构和实现方法,其特征在于所述包处理部分由PID过滤、PES分组包解包、Section解包、硬件解扰、时钟恢复组成,PID过滤根据CPU配置的PID寄存器进行,过滤后的包分别由PES分组包解包和Section解包进行处理,其中音频、视频和数据包由PES分组包解包处理;PSI(Program Specific Information)和SI(Specific Information)由Section解包处理,时钟恢复通过接收PCR并与内部寄存器比较的差值进行时钟恢复;解扰电路对采用DVB通用加扰算法加扰后的TS流包进行解扰。
4.根据权利要求1所述的传输流解复用硬件结构和实现方法,其特征在于所述输出部分由解码FIFO输入控制、视频FIFO、音频FIFO、数据FIFO、和FIFO输出控制电路构成,视频FIFO、音频FIFO、数据FIFO分别对音频、视频和各种SI、PSI及私有数据进行暂存,并通过FIFO输出控制电路进行输出。
5.根据权利要求1所述的传输流解复用硬件结构和实现方法,其特征在于所述系统总线接口用于CPU控制硬件电路以及硬件电路进行数据输出。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京中电华大电子设计有限责任公司,未经北京中电华大电子设计有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710178291.3/1.html,转载请声明来源钻瓜专利网。