[发明专利]电路设计支持装置及方法、计算机产品和印刷电路板制造方法有效
| 申请号: | 200710153350.1 | 申请日: | 2007-09-17 |
| 公开(公告)号: | CN101196945A | 公开(公告)日: | 2008-06-11 |
| 发明(设计)人: | 加藤嘉之;青山久志 | 申请(专利权)人: | 富士通株式会社 |
| 主分类号: | G06F17/50 | 分类号: | G06F17/50 |
| 代理公司: | 北京三友知识产权代理有限公司 | 代理人: | 李辉;吕俊刚 |
| 地址: | 日本神奈*** | 国省代码: | 日本;JP |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 电路设计 支持 装置 方法 计算机 产品 印刷 电路板 制造 | ||
技术领域
本发明涉及用于对设计其中使用可编程逻辑器件(PLD)作为元件的电路进行支持(辅助)的技术。
背景技术
在设计其中使用诸如FPGA(现场可编程门阵列)的PLD作为元件的电路时,在封装设计中可以改变元件设计中的PLD的引脚分配。这是因为,在PLD中,元件内部的动作(motion)可以通过对程序的重写来改变,从而在封装设计阶段进行PLD的引脚替换以容易地进行引脚布局。
当在封装设计中改变引脚分配时,需要在PLD设计信息中反映封装设计中的引脚分配的变化,以确保封装设计信息和PLD设计信息的一致性。因此,已开发了在PLD设计信息中反映封装设计中的引脚替换的技术。例如,日本专利申请No.2006-79447公开了一种FPGA设计支持装置,其中在FPGA设计信息中反映了与在封装设计或电路设计中进行了改变的引脚布局有关的信息。
然而,在上述FPGA设计支持装置中,虽然在FPGA设计中可以反映封装设计或电路设计中的引脚布局的变化,但是在电路设计中不能反映封装设计中的引脚布局的变化。因此,可以容易地确保封装设计信息和FPGA设计信息的一致性。但是,为了确保封装设计信息和电路设计信息的一致性或电路设计信息和FPGA设计信息的一致性,电路设计者需要改变电路设计信息。因此,增加了电路设计者的工作量。
发明内容
本发明的目的是至少部分地解决常规技术中的问题。
根据本发明的一个方面,一种对设计其中使用PLD作为元件的电路进行支持的电路设计支持装置包括:引脚交换信息接收单元,其接收引脚交换信息,所述引脚交换信息是与在针对PLD的封装设计中进行的引脚交换有关的信息;引脚交换处理单元,其通过使用所述引脚交换信息在电路设计信息中反映引脚交换,并保持包含在电路设计信息中的PLD信息的变化历史的记录;以及变化历史输出单元,其基于PLD信息的变化历史的记录而输出待通知给PLD设计支持装置以在由PLD设计支持装置保持的PLD设计信息中反映引脚交换的通知信息。
根据本发明的另一方面,一种用于对设计其中使用PLD作为元件的电路进行支持的方法包括:接收引脚交换信息,所述引脚交换信息是与在针对PLD的封装设计中进行的引脚交换有关的信息;通过使用所述引脚交换信息在电路设计信息中反映引脚交换;保持包含在电路设计信息中的PLD信息的变化历史的记录;以及基于在所述保持步骤所保持的PLD信息的变化历史的记录而输出待通知给PLD设计支持装置以在由PLD设计支持装置保持的PLD设计信息中反映引脚交换的通知信息。
根据本发明的又一方面,一种制造印刷电路板的方法,该方法由用于对设计其中使用PLD作为元件的电路进行支持的电路设计支持装置采用,该方法包括:接收引脚交换信息,所述接收引脚交换信息是与在针对PLD的封装设计中进行的引脚交换有关的信息;处理引脚交换,其中通过使用在所述接收步骤接收到的引脚交换信息在电路设计信息中反映所述引脚交换;保持包含在所述电路设计信息中的PLD信息的变化历史的记录;以及输出变化历史,其中基于在所述保持步骤所保持的PLD信息的变化历史的记录而输出待通知给PLD设计支持装置以在由PLD设计支持装置保持的PLD设计信息中反映所述引脚交换的通知信息。
根据本发明的再一方面,一种计算机可读记录介质中存储有使计算机实现上述方法的计算机程序。
附图说明
当结合附图理解时,通过阅读本发明的当前优选实施方式的下述详细说明,将更好地理解本发明的上述和其他目的、特征、优点以及技术上和工业上的重要性。
图1是用于说明根据本发明的第一实施方式的FPGA协同设计的原理的说明图;
图2是根据第一实施方式的FPGA协同设计系统的功能框图;
图3是用于说明电路设计的说明图;
图4A和图4B是用于说明FPGA的符号库的说明图;
图5是存储在FPGA信息存储单元中的FPGA信息的示例的图;
图6是存储在符号库存储单元中的符号库的示例的图;
图7是引脚交换的示例的图;
图8是如何在电路图中反映引脚交换的示例的图;
图9是存储在约束条件存储单元中的约束条件的示例的图;
图10是存储在变化历史存储单元中的变化历史的示例的图;
图11是由历史输出单元输出到FPGA设计CAD装置的通知信息的示例的图;
图12是通知信息的输出格式的图;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于富士通株式会社,未经富士通株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710153350.1/2.html,转载请声明来源钻瓜专利网。





