[发明专利]熔丝读出电路有效
| 申请号: | 200710148781.9 | 申请日: | 2007-09-11 |
| 公开(公告)号: | CN101154467A | 公开(公告)日: | 2008-04-02 |
| 发明(设计)人: | 松尾雄一;仲井尊久 | 申请(专利权)人: | 三洋电机株式会社;三洋半导体株式会社 |
| 主分类号: | G11C19/18 | 分类号: | G11C19/18 |
| 代理公司: | 中科专利商标代理有限责任公司 | 代理人: | 李香兰 |
| 地址: | 日本国*** | 国省代码: | 日本;JP |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 读出 电路 | ||
技术领域
本发明涉及读出由微调(trimming)可使信息改写的多个熔丝(fuse)电路中的数据的熔丝读出电路。
背景技术
迄今,公知有熔丝电路,其利用于在半导体集成电路(IC等)中制造后变更内部的设定数据的情况等。即,在IC表面预先形成熔丝电路,通过激光或大电流等来微调该熔丝电路,并且切断熔丝而写入信息。在IC中,在系统预处理的情况等下,能够读取熔丝电路的微调状态,并且根据其结果来变更设定数据。
例如,在专利文献1中示出了将构成电阻分压电路的电阻与熔丝并联连接并且以激光切断熔丝,来调整分压电阻电路的电阻值的技术。
专利文献1:特开2006-72860号公报
在此,熔丝电路能够通过是进行切断、还是不进行切断,来写入“0”、“1”的数据。因此,还通过熔丝电路来进行各种数字数据的设定。例如,设置两个熔丝电路,并且对各个熔丝电路设置通过向其一端施加电压是否使电流流过从而读出数据的读出电路,通过这样,能够读出2位数据。
当通过熔丝电路所设定的位数小的情况下,在这种结构中不存在问题,但是如果位数增大,则不仅熔丝电路的数目增多,而且读出电路的数目也会增多。
另一方面,在存储大量的设定数据时还广泛利用非易失性存储器,但是,为了存储数十位的数据而准备非易失性存储器的方案是并非有效的方案。
发明内容
本发明提供一种有效地读出基于熔丝电路的信息的熔丝读出电路。
本发明其特征在于,具有:信息可改写的多个熔丝电路;与上述多个熔丝电路连接的选择电路;和读出电路,其与上述选择电路连接,读出上述多个熔丝电路的信息。上述选择电路依次选择上述多个熔丝电路,并且通过上述读出电路读出上述多个熔丝电路的信息。
另外,在上述熔丝读出电路中,上述选择电路优选依次选择上述多个熔丝电路中的一个。
另外,上述熔丝读出电路优选具有:与上述多个熔丝电路连接的、一个上述选择电路;和与上述选择电路连接的、一个读出电路。
另外,在上述熔丝读出电路中,还优选具有多个保持电路,用于存储由上述读出电路所读出的信息,由上述读出电路依次读出的信息优选从上述多个保持电路以并行的方式输出。
根据本发明,能够通过一个读出电路来读出多个熔丝电路的设定,因此能够减小电路规模。
附图说明
图1是表示实施方式的结构图。
图2是表示实施方式的详细结构图。
图3是表示其他实施方式的结构图。
图4是表示基于补正数据的补正的结构图。
图5是表示熔丝电路中使用的补正的结构图。
图6是说明熔丝电路的读出的图。
图中:10、22-电阻串;12、24-选择器;14-缓冲放大器;16-D/A转换器;20、26-开关;30-补正用寄存器;32-补正用开关;50-熔丝电路;52、56-选择电路;54-读出电路;58-保持电路;60-极性反转电路。
具体实施方式
以下,根据附图,对本发明的实施方式进行说明。
(实施方式的构成)
在熔丝电路中能够设定各种信息,而在本实施方式中设定与液晶显示面板的源驱动器中的D/A转换器相关的补正数据。
由熔丝设定的补正数据在系统的预处理时被保存于补正用寄存器。因此,D/A转换器在系统的预处理后参照该补正用寄存器的补正数据来进行动作。
图5示出了使用熔丝的补正数据设定用电路的结构。在此,液晶显示面板一般被分割为多个通道(channel),并且针对各通道准备各自的补正数据。例如,在补正数据为2位且液晶显示面板被分割为13通道的情况下,通过熔丝就可设定26位补正数据。
在图示的例子中,补正数据为q位,但是设定有q+1个熔丝电路50(50-1~50-q+1)。熔丝电路50通过利用激光等是否烧断熔丝,来设定0、1数据。另外,熔丝电路50中的熔丝电路50-q+1是极性反转用的位。通过该极性反转位,来决定是否反转q位熔丝电路50-1~50-q的内容。
熔丝电路50-1~50-q经由选择电路52与读出电路54连接。读出电路54读出由选择电路52所选择的熔丝电路50的数据,因此对熔丝电路50的读出为时分(time division)读出。
读出电路54经由选择电路56与q+1个保持电路58-1~58-q+1连接。从而,由读出电路54所读出的来自熔丝电路50-1~50-q+1的读出数据分别保存于对应的保持电路58-1~58-q+1。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三洋电机株式会社;三洋半导体株式会社,未经三洋电机株式会社;三洋半导体株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710148781.9/2.html,转载请声明来源钻瓜专利网。





