[发明专利]信息记录设备及其控制方法无效

专利信息
申请号: 200710146518.6 申请日: 2007-08-17
公开(公告)号: CN101127229A 公开(公告)日: 2008-02-20
发明(设计)人: 鹰居赖治;吉田贤治 申请(专利权)人: 株式会社东芝
主分类号: G11B20/10 分类号: G11B20/10;G06F12/08
代理公司: 北京市中咨律师事务所 代理人: 杨晓光;李峥
地址: 日本*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 信息 记录 设备 及其 控制 方法
【说明书】:

技术领域

发明涉及信息记录设备及其控制方法,该设备通过半导体存储器在例如硬盘等大容量盘型记录介质中写入信息。

背景技术

众所周知,硬盘是一种可靠的大容量信息记录介质,并在近些年来广泛用于记录例如计算机数据、视频数据、音频数据等等。进一步地,硬盘已在尺寸上得到缩小,故其能被装入便携式电子装置。

因此,在使用硬盘的以减小尺寸为导向的信息记录设备中,将能够高速写入和读取信息的半导体存储器用作硬盘用缓存存储器(cachememory),以便提高写入与读取信息所需的速度。

也就是说,这种类型的信息记录设备使得外部主机装置能够通过缓存存储器读取和写入信息,并使硬盘能向/从缓存存储器传送信息,由此提高了从外部看来写入与读取信息的速度。

另外,如今,存在这样的构思:除缓存存储器外,将非易失性存储器提供为关于硬盘的缓存(cache),以便减少驱动硬盘的次数,即减小关于硬盘写入与读取信息的次数,由此节省了电池电力。这样的信息记录设备被称为兼容NV(非易失性)缓存的HDD(硬盘驱动器)并被标准化。

同时,如上所述,在除本来的缓存存储器以外包含作为关于硬盘的缓存的非易失性存储器的信息记录设备中,在收到来自外部主机装置的写入信息请求时,对缓存存储器与非易失性存储器中信息将被写入的一个的判断大大影响了包括主机装置的速度在内的整体信息处理速度。

JP-A 171515-1996(特开平)公开了盘缓存的一种存储器管理方案,其中,在盘缓存包括VS(易失性存储)区域与NVS(非易失性存储)区域且VS区域没有空闲空间而NVS区域有空闲空间时,将新近应当写入的易失性数据存入NVS区域。

发明内容

鉴于上述问题,本发明的目的在于提供一种信息记录设备及其控制方法,该设备从被提供为关于盘型记录介质的缓存的多个半导体存储器中选择被请求写入的写入信息能以最高速度被写入的存储器,并有效地促进了信息处理速度的提高。

根据本发明的一个实施形态,提供了一种信息记录设备,其包含:盘型记录介质;非易失性存储器,其作为关于盘型记录介质的缓存;缓存存储器,其具有与非易失性存储器相比较高的信息写入与读取速度,并作为关于盘型记录介质的缓存;判断部分,当将信息写入除请求在非易失性存储器中的对应区域进行写入的地址以外的地址的请求被发布且缓存存储器中不存在与被请求写入的信息的大小对应的空闲空间时,判断部分判断是否预计在缓存存储器中形成与被请求写入的信息的大小对应的空闲空间;控制部分,当判断部分判定为预计在缓存存储器中形成与被请求写入的信息的大小对应的空闲空间时,控制部分判定将被请求写入的信息写入缓存存储器的速度与将被请求写入的信息写入非易失性存储器的速度中较高的一个,并将该信息写入具有较高速度的存储器。

根据本发明的另一实施形态,提供了信息记录设备的一种控制方法,该方法是控制信息记录设备的方法,该设备包含:盘型记录介质;非易失性存储器,其作为关于盘型记录介质的缓存;缓存存储器,其具有与非易失性存储器相比较高的信息写入与读取速度,并作为关于盘型记录介质的缓存,该方法包含:当将信息写入除请求在非易失性存储器中的对应区域写入信息的地址以外的地址的请求被发布时,判断缓存存储器中是否存在与被请求写入的信息的大小对应的空闲空间;当判定为缓存存储器中不存在与被请求写入的信息的大小对应的空闲空间时,判断是否预计在缓存存储器中形成与被请求写入的信息的大小对应的空闲空间;当判定为预计在缓存存储器中形成与被请求写入的信息的大小对应的空闲空间时,判定将被请求写入的信息写入缓存存储器的速度与将被请求写入的信息写入非易失性存储器的速度中较高的一个,并将该信息写入具有较高速度的存储器。

附图说明

图1为示出根据本发明的一实施例的框图,其用于阐释信息记录设备的概况;

图2用于阐释在根据该实施例的信息记录设备中提供的闪存中的记录区域;

图3为一框图,其用于阐释在根据该实施例的信息记录设备中提供的控制器的实例;

图4用于阐释关于在根据该实施例的信息记录设备中提供的硬盘的重新排序处理;

图5用于阐释关于在根据该实施例的信息记录设备中提供的硬盘的重新排序处理;

图6用于阐释在根据该实施例的信息记录设备中从SDRAM向硬盘移动信息时经过时间与SDRAM中的空闲区域之间的关系;

图7用于阐释在根据该实施例的信息记录设备中直到在SDRAM中形成可写入的空闲区域为止的等待时间与被写入信息大小之间的关系;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社东芝,未经株式会社东芝许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/200710146518.6/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top