[发明专利]双路4-20mA直流模拟量输出装置有效
申请号: | 200710132579.7 | 申请日: | 2007-09-21 |
公开(公告)号: | CN101136637A | 公开(公告)日: | 2008-03-05 |
发明(设计)人: | 伍道勇;丁宁;杨晓松;过伟;仲伟;邵辰宇 | 申请(专利权)人: | 江苏金智科技股份有限公司 |
主分类号: | H03M9/00 | 分类号: | H03M9/00;H03M1/66 |
代理公司: | 南京经纬专利商标代理有限公司 | 代理人: | 叶连生 |
地址: | 211100江苏省南京*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 双路 20 ma 直流 模拟 输出 装置 | ||
技术领域
本发明是一种基于FPGA控制的双路4-20mA直流模拟量输出装置,区别于通过主CPU以SPI口控制单片DAC芯片的电路。该电路可以通过FPGA的IO口模拟双路SPI通信线,将主CPU给出的并行数字信息转成DAC要求的串行数字流输出,实现4-20mA的直流模拟量输出。属于电力自动化装置制造的技术领域。
背景技术
在电力系统中,特别在发电厂电气监控系统中,主控室需要监视远方现场的一到多路模拟量,往往采用体积大、重量重、成本高的变送器将该模拟量转换成4-20mA的直流量送至主控室。既占用厂站用地,又增加变送器投资,同时给维护带来不便。
本发明利用FPGA(现场可编程门阵列)器件的强大功能,将主CPU的并行数据转换成DAC所需的串行数据流,并模拟产生合适的时钟脉冲,控制DAC输出相应的电压,经调理后输出4-20mA的直流模拟量。
发明内容
技术问题:本发明的目的是提供一种双路4-20mA直流模拟量输出装置,替换传统的变送器方式,获得远方所需的高精度、损耗少、抗干扰好的4-20mA直流模拟量。同时最大限度地降低主CPU的工作负荷、简化程序设计、降低硬件成本。
技术方案:为了实现以上目的,本发明由高速光隔离器、数/模转换器、运算放大器、电压基准源组成;其中,高速光隔离器、数/模转换器、运算放大器顺序串联连接,电压基准源分别与数/模转换器、运算放大器连接,高速光隔离器的输入端为本装置的输入端,运算放大器的输出端为本装置的输出端。
与上级电路连接的通信线接高速光隔离器即光隔离电路“U6”的输入端,光隔离电路“U6”的输出端连接至数/模转换器即第一数/模转换电路“U1”的通信端“SYN1、SCLK、DAIN”和第二数/模转换电路“U5”的通信端“SYN2、SCLK、DAIN”;第一数/模转换电路“U1”的输出端经第一调理电阻、第二调理电阻、第三调理电阻接入运算放大器即运算放大电路“U2”输入端“3”,运算放大电路“U2”的输出端“6”经第一三极管驱动后输出4-20mA模拟量信号;第二数/模转换电路“U5”的输出端经第八调理电阻、第九调理电阻、第十调理电阻接入运算放大器即运算放大电路“U4”输入端“3”,运算放大电路“U4”的输出端“6”经第二三极管驱动后输出4-20mA模拟量信号。
本发明采用搭建电路的模式,用两片高精度DAC器件AD5660、两片低噪声运算放大器AD8627AR、一片稳定性好的电压基准源ADR02BR加上少量的调理器件实现。其上一级电路为现场可编程门阵列器件(FPGA),控制两片AD5660的SPI口接收数据源、AD5660根据收到的8bit命令码,控制转换随后收到的16bit数字码为对应的电压信号,由电阻转换成0-16mA的电流信号由运放芯片AD8627AR及分压电阻回路叠加4mA电流,得到4-20mA的输出。
有益效果:整个装置具有如下特点:
a)接口简单。两路4-20mA输出只需要4根控制及数据线。片选线各自分开,时钟线及数据线复用。
b)精度高。回路输出经过调理、一级三极管驱动、外部电压基准源,可保证输出精度及稳定度优良品质。
c)成本低。相对于单片4-20mA转换DA器件,由于采用多片器件搭建电路对芯片设计、制造水平要求低,价格可以大大降低。
附图说明
图1是本发明的电路原理框图。
图2是本发明的电路原理图。
图3是本发明的控制流程图。
图中有:高速光隔离器1、数/模转换器2、运算放大器3、电压基准源4。
具体实施方式
图1及图2分别为本发明的电路原理框图和电路原理图。由高速光隔离器1、数/模转换器2、运算放大器3、电压基准源4组成;其中,高速光隔离器1、数/模转换器2、运算放大器3顺序串联连接,电压基准源4分别与数/模转换器2、运算放大器3连接,高速光隔离器1的输入端为本装置的输入端,运算放大器3的输出端为本装置的输出端。“SYN1、SYN2、SCK、DAIN”为两路数/模转换器件(AD5660)的SPI通信线,它们经光隔隔离后连到上一级的FPGA(现场可编程门阵列)的IO腿上,FPGA通过拉低SYN1或SYN2来选择两片AD5660中的一片,然后在AD5660的6腿(SCLK)上输出一定频率的方波信号,以同步串行数据的输出(AD5660的7腿),AD5660接收完完整的24bit命令码及数据码后,输出相应的电压值,经电阻R1(或R8)输出对应的电流值,与一端接电压基准源的R2(或R9)叠加后得到4-20mA电流后流经R3、R4(或R10、R11)后送出。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江苏金智科技股份有限公司,未经江苏金智科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710132579.7/2.html,转载请声明来源钻瓜专利网。