[发明专利]一种视频重显率调整的方法及装置无效
申请号: | 200710124947.3 | 申请日: | 2007-12-10 |
公开(公告)号: | CN101459788A | 公开(公告)日: | 2009-06-17 |
发明(设计)人: | 毛明海;刘茂林 | 申请(专利权)人: | 深圳TCL新技术有限公司 |
主分类号: | H04N5/44 | 分类号: | H04N5/44;H04N5/00 |
代理公司: | 广东国晖律师事务所 | 代理人: | 欧阳启明 |
地址: | 518067广东省*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 视频 重显率 调整 方法 装置 | ||
技术领域
本发明属于电视技术领域,尤其涉及电视视频重显率调整的技术。
背景技术
由于各地方台的信号有差异,在有效图像信息的传送上有一定的偏差,若是按有效图像信息显示,会导致有些台的图像显示异常,为了避免此类问题,因此电视系统都需要调整视频的重显率,即不能把全部视频信息都显示出来,而只是把其中的一部分显示出来,显示出来的部分与全部视频的比值就是重显率。视频重显率一般在92-95%之间,由各电视制造企业在出厂前预先调整好。
目前电视视频重显率的调整方法一般是输入特定的图像(重显率调整图像),如图1所示的图像中,如果不调整重显率,则图像全部显示在屏幕上;如果只想显示部分图像,则需要调整电视芯片提供的控制重显率的寄存器,通过控制来达到只显示部分图像的目的。调整重显率时,通过特定的边角信息(如图1中黑色像素组成的方块)可以知道当前屏幕上显示的图像与全部视频的比值(当前重显率),将此比值与目标重显率进行比较后,由工程师调整控制重显率的寄存器,然后再对调整后的图象显示进行测量,然后将当前重显率与目标重显率进行比较,如此反复,直至工程师测量到所显示的图像与全部图像的比值为所需要的重显率时,重显率调整完成。很明显这种调整方法的缺点效率较低,并且调整一致性不好,不同的工程师所测量的数据不一致,即使是同一位工程师在不同时间的测量也会有偏差。
发明内容
本发明的目的在于提供一种视频重显率调整的方法及装置,旨在解决现有技术中存在的重显率调整操作繁琐的问题。
本发明是这样实现的,一种视频重显率调整装置,所述的装置包括数据接收模块、视频解码模块、图像缓存模块、图像分析模块、控制模块和重显率调整模块,其中:
所述的数据接收模块与所述视频解码模块相连,用来接收电视机芯板输出的信号,并将接收的信号传输到所述视频解码模块;
所述视频解码模块与所述图像缓存模块相连,用来接收所述数据接收模块传输过来的信号并进行处理,并用来将有效显示图像信息传输到所述图像缓存模块;
所述图像缓存模块与所述图像分析模块相连,用来接收所述视频解码模块传输的图像信息,将图像信息缓存;
所述图像分析模块与所述控制模块相连,用来对所述图像缓存模块中缓存的图像信息进行分析,获取当前重显率;
所述控制模块用来将所述当前重显率与目标重显率进行比较,并根据比较结果指示重显率调整模块调整当前重显率;
所述重显率调整模块与所述控制模块相连,用来根据所述控制模块的指示对当前重显率进行调整。
所述的视频解码模块用来从所述数据接收模块传输的信号中提取RGB信号、同步信号和显示使能信号,并用来根据所述信号的时序将所述图像信息传输到所述图像缓存模块。
所述的重显率调整模块用来根据所述控制模块的指示调整所述机芯板控制重显率的寄存器,从而调整所述当前重显率。
所述的缓存模块为SDRAM或DDR。
所述的图像分析模块用来分析当前显示的图像与全部图像的比值,确定所述当前重显率。
本发明还提供了一种视频重显率调整方法,所述的方法包括如下步骤:
a、接收机芯板传输的信号并进行解码,获取有效图像信息后缓存;
b、对缓存的图像信息进行分析,获取当前重显率;
c、比较当前重显率与目标重显率,根据比较结果调整当前重显率。
其中步骤a具体包括:
a1、接收所述机芯板传输的信号,从中提取RGB信号、同步信号和显示使能信号,并根据所述信号的时序将所述图像信息缓存。
所述的当前重显率为当前显示的图像与全部图像的比值。
其中步骤c具体包括:
c1、比较所述当前重显率与目标重显率,判断所述当前重显率是否达到所述目标重显率,如果没有,则调整控制重显率寄存器,转步骤a。
所述的机芯板传输的信号为重显率调整图像信号。
本发明克服现有技术的不足,采用由图像分析模块对图像信息进行分析,获取当前重显率并与目标重显率比较,并根据比较结果自动调整重显率的技术方案,使得原本繁琐的调试过程不再需要人员参与,减少了工程师的工作量,提高了工作效益,并且使得原来调整后不同机器的重显率差异较大,但经过自动调整后都具有相同的重显率。
附图说明
图1是重显率调整图像的示意图;
图2是本发明实施例所述的重显率调整装置与机芯板连接示意图;
图3是本发明实施例所述的在FPGA内部以IP核形式实现重显率调整装置的示意图;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳TCL新技术有限公司,未经深圳TCL新技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710124947.3/2.html,转载请声明来源钻瓜专利网。
- 上一篇:多芯片堆叠结构及其制法
- 下一篇:影像显示系统的薄膜晶体管的结构与制造方法