[发明专利]一种复杂电路系统通用总线无效
申请号: | 200710118291.4 | 申请日: | 2007-07-04 |
公开(公告)号: | CN101082895A | 公开(公告)日: | 2007-12-05 |
发明(设计)人: | 赵俊良;李哲英;许立群;钮文良;姜余祥;周小龙;刘佳;陈婷婷;王淑英;申功迈;韩玺;王健健;刘翔;韩大盺;孙旭 | 申请(专利权)人: | 北京联合大学 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 北京纪凯知识产权代理有限公司 | 代理人: | 徐宁 |
地址: | 100101北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 复杂 电路 系统 通用 总线 | ||
1、一种对复杂电路系统进行评估和测试的通用总线系统,其特征在于:所述通用总线系统包括系统主机、系统总线、数字模块电路接口、系统数字模块电路和系统模拟模块电路;所述系统总线包括数字并行系统总线和模拟并行系统总线,所述数字并行系统总线和模拟并行系统总线均分为控制总线、地址总线和数据总线,所述系统总线的一端连接一拨断开关,所述系统主机连接所述拨断开关的另一端,所述系统主机的数字端依次通过所述拨断开关和所述数字并行系统总线连接到数字模块电路接口一端,所述数字模块电路接口另一端通过数字并行系统总线连接到所述系统数字模块电路;所述系统主机的模拟端依次通过所述拨断开关、所述模拟并行系统总线连接到系统模拟模块电路。
2、如权利要求1所述的一种对复杂电路系统进行评估和测试的通用总线系统,其特征在于:所述系统总线的布局为三排插座,每排64引脚,三排共192引脚。
3、如权利要求1所述的一种对复杂电路系统进行评估和测试的通用总线系统,其特征在于:所述系统总线的信号分为系统管脚信号、地址数据总线信号、系统控制总线信号、IIC总线信号、IIS总线信号、自定义扩展IO、液晶屏接口信号、触摸屏信号、系统模块选择信号和电源信号;所述系统管脚信号包括CLKo、nRESET、CLKi和RESET,所述地址数据总线信号包括D[15:0]和A[19:0],所述系统控制总线信号包括nCS[1:0]、INT[1:0]、nWE、nOE、nACK和nWAIT,所述IIC总线信号包括SCL和SDA,所述IIS总线信号包括I2SLRCK、I2SSDO、I2SSDI、I2SSCLK、和CDCLK,所述自定义扩展IO包括MCUIO[0:9]和PLDIO[0:21],所述液晶屏接口信号包括VD[23:0]、LCD_PWREN、VCLK、VFRAME、VLINE、VM、VSYNC、HSYNC、VDEN和LEND,所述触摸屏信号包括nXPON、XMON、nYPON和YMON,所述系统模块选择信号包括arm_nOE、dsp_nOE、mcu_nOE和sopc_nOE,所述电源信号包括VCC5、VCC12、VCC-12、VCC3P3和GND。
4、如权利要求2所述的一种对复杂电路系统进行评估和测试的通用总线系统,其特征在于:所述系统总线的信号分为系统管脚信号、地址数据总线信号、系统控制总线信号、IIC总线信号、IIS总线信号、自定义扩展IO、液晶屏接口信号、触摸屏信号、系统模块选择信号和电源信号;所述系统管脚信号包括CLKo、nRESET、CLKi和RESET,所述地址数据总线信号包括D[15:0]和A[19:0],所述系统控制总线信号包括nCS[1:0]、INT[1:0]、nWE、nOE、nACK和nWAIT,所述IIC总线信号包括SCL和SDA,所述IIS总线信号包括I2SLRCK、I2SSDO、I2SSDI、I2SSCLK、和CDCLK,所述自定义扩展IO包括MCUIO[0:9]和PLDIO[0:21],所述液晶屏接口信号包括VD[23:0]、LCD_PWREN、VCLK、VFRAME、VLINE、VM、VSYNC、HSYNC、VDEN和LEND,所述触摸屏信号包括nXPON、XMON、nYPON和YMON,所述系统模块选择信号包括arm_nOE、dsp_nOE、mcu_nOE和sopc_nOE,所述电源信号包括VCC5、VCC12、VCC-12、VCC3P3和GND。
5、如权利要求1或2或3或4所述的一种对复杂电路系统进行评估和测试的通用总线系统,其特征在于:所述系统主机包括ARM系统、单片机系统、SOPC系统和DSP系统中的一种或一种以上,当系统主机为多个时,系统主机之间通过串口线或网线实现通信,同一时刻只能有一个所述系统主机接通所述系统总线。
6、如权利要求1或2或3或4所述的一种对复杂电路系统进行评估和测试的通用总线系统,其特征在于:所述系统主机的模块板上设置有电平转换电路。
7、如权利要求5所述的一种提供对复杂电路系统进行评估和测试的通用总线的系统,其特征在于:所述系统主机的模块板上设置有电平转换电路。
8、如权利要求1或2或3或4或7所述的一种对复杂电路系统进行评估和测试的通用总线系统,其特征在于:所述数据总线上设置有驱动电路,其通过读写逻辑控制数据输出方向。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京联合大学,未经北京联合大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710118291.4/1.html,转载请声明来源钻瓜专利网。