[发明专利]用于芯片处理器的传输流处理装置及相应方法无效
申请号: | 200710098929.2 | 申请日: | 2007-04-29 |
公开(公告)号: | CN101296142A | 公开(公告)日: | 2008-10-29 |
发明(设计)人: | 王劲林;张武;廖科;孙鹏;周海泉;马凤华;么刚 | 申请(专利权)人: | 中国科学院声学研究所 |
主分类号: | H04L12/28 | 分类号: | H04L12/28;H04L29/10 |
代理公司: | 北京泛华伟业知识产权代理有限公司 | 代理人: | 高存秀 |
地址: | 100080北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 芯片 处理器 传输 处理 装置 相应 方法 | ||
1.一种用于芯片处理器的传输流处理装置,包括处理器组(3)、高速I/O接口控制器(4)、传输流解复用模块(6)、内存接口(8)、网络接口(9)和本地接口(10),其特征在于,所述传输流处理装置还包括用于实现接口时序转换的传输流传输转换模块(5),所述内存接口(8)、网络接口(9)和本地接口(10)都连接到所述传输流处理装置的内部总线上,所述内部总线还与所述的处理器组(3)、高速I/O接口控制器(4)、传输流解复用模块(6)相连,所述高速I/O接口控制器(4)与所述传输流传输转换模块(5)连接,所述传输流传输转换模块(5)还与所述传输流解复用模块(6)连接;其中,
所述本地接口(10)或网络接口(9)接收传输流数据,所接收到的传输流数据通过所述内存接口(8)缓存到内存中,在内存中将传输流数据组装成帧;保存在内存中的传输流数据通过内部总线发送到所述高速I/O接口控制器(4),由所述高速I/O接口控制器(4)输出控制总线信息和符合接口标准的总线数据;所述传输流传输转换模块(5)将所接收到的控制总线信息和总线数据转换为与传输流解复用模块(6)的接口标准相符的控制总线信息和总线数据,并实现接口时序的转换;将转换后的控制总线信息和总线数据发送到所述传输流解复用模块(6)中,完成数据的解复用操作。
2.根据权利要求1所述的用于芯片处理器的传输流处理装置,其特征在于,所述传输流传输转换模块(5)通过在可编程逻辑模块上编程实现。
3.根据权利要求1所述的用于芯片处理器的传输流处理装置,其特征在于,所述高速I/O接口控制器(4)提供SDIO接口。
4.根据权利要求1所述的用于芯片处理器的传输流处理装置,其特征在于,所述传输流解复用模块(6)提供SPI或ASI或SSI类型的对外接口。
5.一种用于根据权利要求1所述的传输流处理装置的传输流处理方法,包括以下步骤:
步骤100,通过本地接口或网络接口接收传输流数据;
步骤200,将所接收到的传输流数据经内存接口缓存到内存中;
步骤300,在内存中将传输流数据组装成帧;
步骤400,将保存在内存中的传输流数据通过内部总线发送到高速I/O接口控制器(4);
步骤500,所述高速I/O接口控制器(4)输出控制总线信息和符合接口标准的总线数据;
步骤600,传输流传输转换模块(5)将所接收到的控制总线信息和总线数据转换为与传输流解复用模块(6)的接口标准相符的控制总线信息和总线数据,并实现接口时序的转换;
步骤700,将转换后的控制总线信息和总线数据发送到传输流解复用模块(6)中,完成数据的解复用操作。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院声学研究所,未经中国科学院声学研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710098929.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:折叠桌的桌腿支撑结构
- 下一篇:消息传输方法及装置、消息处理方法及装置