[发明专利]浅沟槽隔离结构的形成方法有效
申请号: | 200710094464.3 | 申请日: | 2007-12-13 |
公开(公告)号: | CN101459106A | 公开(公告)日: | 2009-06-17 |
发明(设计)人: | 陈海华;黄怡;张海洋 | 申请(专利权)人: | 中芯国际集成电路制造(上海)有限公司 |
主分类号: | H01L21/762 | 分类号: | H01L21/762 |
代理公司: | 北京集佳知识产权代理有限公司 | 代理人: | 李 丽 |
地址: | 201203*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 沟槽 隔离 结构 形成 方法 | ||
技术领域
本发明涉及半导体技术领域,尤其涉及浅沟槽隔离结构的形成方法。
背景技术
随着集成电路尺寸的减小,构成电路的器件必须更密集地放置,以适应芯片上可用的有限空间。由于目前的研究致力于增大半导体衬底的单位面积上有源器件的密度,所以电路间的有效绝缘隔离变得更加重要。现有技术中形成隔离区域的方法主要有局部氧化隔离(LOCOS)工艺或浅沟槽隔离(STI)工艺。LOCOS工艺是在晶片表面淀积一层氮化硅,然后再进行刻蚀,对部分凹进区域进行氧化生长氧化硅,有源器件在氮化硅所确定的区域生成。对于隔离技术来说,LOCOS工艺在电路中的有效局部氧化隔离仍然存在问题,其中一个问题就是在氮化硅边缘生长的“鸟嘴”现象,这是由于在氧化的过程中氮化硅和硅之间的热膨胀性能不同造成的。这个“鸟嘴”占用了实际的空间,增大了电路的体积,并在氧化过程中,对晶片产生应力破坏。因此LOCOS工艺只适用于大尺寸器件的设计和制造。
浅沟槽隔离(STI)技术拥有多项的制程及电性隔离优点,包括可减少占用硅晶圆表面的面积同时增加器件的集成度,保持表面平坦度及较少通道宽度侵蚀等。因此,目前0.18μm以下的元件例如MOS电路的有源区隔离层已大多采用浅沟槽隔离工艺来制作。
图1至图4为依据传统方法形成浅沟槽隔离结构的剖面示意图。首先,参考图1,用热氧化法在半导体衬底100上形成垫氧化层102,所述垫氧化层102的材料为氧化硅;用化学气相沉积法在垫氧化层102上形成腐蚀阻挡层104,所述腐蚀阻挡层104的材料为氮化硅;用化学气相沉积法在腐蚀阻挡层104上形成抗反射层106;用旋涂法在抗反射层106上形成光刻胶层108,经过曝光显影工艺,定义浅沟槽图形109。
如图2所示,以光刻胶层108为掩膜,用干法刻蚀法刻蚀抗反射层106和腐蚀阻挡层104至露出垫氧化层102,形成与后续浅沟槽位置对应的开口;灰化法去除光刻胶层108,用湿法刻蚀法去除残留光刻胶层108及抗反射层106;然后,以腐蚀阻挡层104为掩膜,沿开口,用干法刻蚀法刻蚀垫氧化层102和半导体衬底100,形成浅沟槽110,由于刻蚀气体可能会与半导体衬底200中的硅发生反应,使浅沟槽侧壁产生聚合物111。
接着,参考图3,用热氧化法在浅沟槽110的底部与侧壁形成衬氧化层112,所述衬氧化层的材料一般为氧化硅;通过用高密度等离子体化学气相沉积法(HDPCVD)在腐蚀阻挡层104上形成绝缘氧化层114,且绝缘氧化层114填充满浅沟槽110;对绝缘氧化层114进行平坦化处理,如采用化学机械抛光工艺清除腐蚀阻挡层104上的绝缘氧化层114。
如图4所示,去除腐蚀阻挡层104和垫氧化层102,形成浅沟槽隔离结构115,去除腐蚀阻挡层104和垫氧化层102的工艺一般采用湿法刻蚀。
在中国专利申请03825402还可以发现更多与上述技术方案相关的信息,形成浅沟槽隔离结构。
现有技术在形成浅沟槽过程中,由于刻蚀气体与半导体衬底中的硅反应,在浅沟槽侧壁的产生聚合物,影响浅沟槽隔离结构的隔离性能,进而影响半导体器件的性能。
发明内容
本发明解决的问题是提供一种浅沟槽隔离结构的形成方法,防止浅沟槽侧壁产生聚合物残留。
为解决上述问题,本发明提供一种浅沟槽隔离结构的形成方法,包括:提供依次带有垫氧化层和腐蚀阻挡层的半导体衬底,所述腐蚀阻挡层中有贯穿腐蚀阻挡层且露出垫氧化层的开口;以腐蚀阻挡层为掩膜,沿开口刻蚀垫氧化层和半导体衬底,形成浅沟槽,其中,浅沟槽侧壁有聚合物;通入与聚合物反应的气体,去除残留聚合物;在浅沟槽内填充满绝缘氧化层;去除腐蚀阻挡层和垫氧化层,形成浅沟槽隔离结构。
可选的,所述加入气体为氧气。所述氧气的流量为180sccm~220sccm。所述通入氧气时间为15秒~25秒。
可选的,刻蚀垫氧化层和半导体衬底的方法为干法刻蚀法。
可选的,填充绝缘氧化层的方法为高密度等离子体化学气相沉积法。
可选的,去除腐蚀阻挡层和垫氧化层的方法为湿法刻蚀。
与现有技术相比,上述方案具有以下优点:通入与聚合物反应的气体,去除残留聚合物,对浅沟槽侧壁不产生影响,使最终形成的浅沟槽隔离结构完整。
附图说明
图1至图4是现有形成浅沟槽隔离结构的示意图;
图5是本发明形成浅沟槽隔离结构的具体实施方式流程图;
图6至图11是本发明形成浅沟槽隔离结构的实施例示意图。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中芯国际集成电路制造(上海)有限公司,未经中芯国际集成电路制造(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200710094464.3/2.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造